ISP1761ET NXP Semiconductors, ISP1761ET Datasheet - Page 163

no-image

ISP1761ET

Manufacturer Part Number
ISP1761ET
Description
USB Interface IC USB 2.0 HS OTG HOST
Manufacturer
NXP Semiconductors
Datasheet

Specifications of ISP1761ET

Operating Supply Voltage
1.65 V to 3.6 V
Lead Free Status / Rohs Status
 Details
Other names
ISP1761ET,557

Available stocks

Company
Part Number
Manufacturer
Quantity
Price
Part Number:
ISP1761ET
Manufacturer:
NXP
Quantity:
853
Part Number:
ISP1761ET
Manufacturer:
ST
0
Part Number:
ISP1761ET
Manufacturer:
PHILIPS/飞利浦
Quantity:
20 000
Part Number:
ISP1761ET-S
Manufacturer:
ST-Ericsson Inc
Quantity:
10 000
Part Number:
ISP1761ETGE
Manufacturer:
ST-Ericsson Inc
Quantity:
10 000
Part Number:
ISP1761ETUM
Manufacturer:
ST-Ericsson Inc
Quantity:
10 000
NXP Semiconductors
9.5.1.2
9.5.2
9.5.2.1
9.5.3
9.5.3.1
9.5.3.2
9.5.3.3
9.5.3.4
9.5.4
9.5.4.1
10
10.1
10.1.1
10.1.1.1
10.1.1.2
10.1.1.3
10.1.1.4
10.1.1.5
10.2
10.3
10.4
10.4.1
10.4.2
10.4.3
10.4.4
10.5
10.5.1
10.5.2
10.5.3
10.5.4
10.5.5
10.6
10.6.1
10.6.2
10.6.3
10.6.4
10.6.5
10.6.6
10.6.7
10.7
10.7.1
10.7.2
10.7.3
10.7.4
10.7.5
10.7.6
10.7.7
10.7.8
10.8
Peripheral Controller . . . . . . . . . . . . . . . . . . . . 99
Product ID register (R: 0372h) . . . . . . . . . . . . 92
OTG Control register . . . . . . . . . . . . . . . . . . . 93
OTG Control register . . . . . . . . . . . . . . . . . . . 93
OTG Interrupt registers. . . . . . . . . . . . . . . . . . 94
OTG Status register . . . . . . . . . . . . . . . . . . . . 94
OTG Interrupt Latch register. . . . . . . . . . . . . . 95
OTG Interrupt Enable Fall register . . . . . . . . . 96
OTG Interrupt Enable Rise register . . . . . . . . 96
OTG Timer register . . . . . . . . . . . . . . . . . . . . . 97
OTG Timer register . . . . . . . . . . . . . . . . . . . . . 97
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . 99
Direct Memory Access (DMA) . . . . . . . . . . . . 99
DMA for the IN endpoint . . . . . . . . . . . . . . . . . 99
DMA for the OUT endpoint . . . . . . . . . . . . . . . 99
DMA initialization . . . . . . . . . . . . . . . . . . . . . . 99
Starting DMA . . . . . . . . . . . . . . . . . . . . . . . . 100
DMA stop and interrupt handling . . . . . . . . . 100
Endpoint description . . . . . . . . . . . . . . . . . . . 101
Clear buffer . . . . . . . . . . . . . . . . . . . . . . . . . . 102
Differences between the ISP1761 and
ISP1582 Peripheral Controllers . . . . . . . . . . 102
ISP1761 initialization registers . . . . . . . . . . . 102
ISP1761 DMA . . . . . . . . . . . . . . . . . . . . . . . . 103
ISP1761 peripheral suspend indication . . . . 103
ISP1761 interrupt and DMA common mode . 103
Peripheral Controller-specific registers . . . . . 103
Address register . . . . . . . . . . . . . . . . . . . . . . 104
Mode register . . . . . . . . . . . . . . . . . . . . . . . . 105
Interrupt Configuration register . . . . . . . . . . . 106
Debug register . . . . . . . . . . . . . . . . . . . . . . . 107
DcInterruptEnable register . . . . . . . . . . . . . . 108
Data flow registers . . . . . . . . . . . . . . . . . . . . 109
Endpoint Index register. . . . . . . . . . . . . . . . . 109
Control Function register . . . . . . . . . . . . . . . 110
Data Port register . . . . . . . . . . . . . . . . . . . . . 112
Buffer Length register . . . . . . . . . . . . . . . . . . 112
DcBufferStatus register. . . . . . . . . . . . . . . . . 113
Endpoint MaxPacketSize register . . . . . . . . . 114
Endpoint Type register . . . . . . . . . . . . . . . . . 114
DMA registers . . . . . . . . . . . . . . . . . . . . . . . . 115
DMA Command register . . . . . . . . . . . . . . . . 116
DMA Transfer Counter register . . . . . . . . . . . 117
DcDMAConfiguration register . . . . . . . . . . . . 118
DMA Hardware register . . . . . . . . . . . . . . . . 119
DMA Interrupt Reason register . . . . . . . . . . . 120
DMA Interrupt Enable register . . . . . . . . . . . 121
DMA Endpoint register . . . . . . . . . . . . . . . . . 121
DMA Burst Counter register . . . . . . . . . . . . . 122
General registers . . . . . . . . . . . . . . . . . . . . . 123
10.8.1
10.8.2
10.8.3
10.8.4
10.8.5
10.8.6
10.8.7
11
12
13
14
15
15.1
15.1.1
15.1.1.1
15.1.1.2
15.1.1.3
15.1.1.4
15.1.2
15.1.2.1
15.1.2.2
15.1.2.3
15.1.2.4
15.2
15.2.1
15.2.1.1
15.2.1.2
15.2.2
15.2.2.1
16
17
17.1
17.2
17.3
17.4
18
19
20
21
21.1
21.2
21.3
21.4
22
23
24
25
Please be aware that important notices concerning this document and the product(s)
described herein, have been included in section ‘Legal information’.
© NXP B.V. 2007.
For more information, please visit: http://www.nxp.com
For sales office addresses, please send an email to: salesaddresses@nxp.com
Power consumption . . . . . . . . . . . . . . . . . . . 128
Limiting values . . . . . . . . . . . . . . . . . . . . . . . 129
Recommended operating conditions . . . . . 129
Static characteristics . . . . . . . . . . . . . . . . . . 130
Dynamic characteristics . . . . . . . . . . . . . . . . 133
Package outline . . . . . . . . . . . . . . . . . . . . . . . 146
Soldering . . . . . . . . . . . . . . . . . . . . . . . . . . . . 148
Abbreviations . . . . . . . . . . . . . . . . . . . . . . . . 151
References . . . . . . . . . . . . . . . . . . . . . . . . . . . 152
Revision history . . . . . . . . . . . . . . . . . . . . . . 153
Legal information . . . . . . . . . . . . . . . . . . . . . 156
Contact information . . . . . . . . . . . . . . . . . . . 156
Tables . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 157
Figures . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 161
Contents. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 162
DcInterrupt register . . . . . . . . . . . . . . . . . . . 123
DcChipID register. . . . . . . . . . . . . . . . . . . . . 125
Frame Number register . . . . . . . . . . . . . . . . 125
DcScratch register . . . . . . . . . . . . . . . . . . . . 125
Unlock Device register . . . . . . . . . . . . . . . . . 126
Interrupt Pulse Width register. . . . . . . . . . . . 126
Test Mode register . . . . . . . . . . . . . . . . . . . . 127
Host timing . . . . . . . . . . . . . . . . . . . . . . . . . . 135
PIO timing . . . . . . . . . . . . . . . . . . . . . . . . . . 135
Register or memory write . . . . . . . . . . . . . . . 135
Register read . . . . . . . . . . . . . . . . . . . . . . . . 136
Register access . . . . . . . . . . . . . . . . . . . . . . 136
Memory read . . . . . . . . . . . . . . . . . . . . . . . . 137
DMA timing. . . . . . . . . . . . . . . . . . . . . . . . . . 138
Single cycle: DMA read . . . . . . . . . . . . . . . . 138
Single cycle: DMA write . . . . . . . . . . . . . . . . 139
Multi-cycle: DMA read . . . . . . . . . . . . . . . . . 140
Multi-cycle: DMA write . . . . . . . . . . . . . . . . . 141
Peripheral timing . . . . . . . . . . . . . . . . . . . . . 142
PIO timing . . . . . . . . . . . . . . . . . . . . . . . . . . 142
PIO register read or write . . . . . . . . . . . . . . . 142
PIO register access . . . . . . . . . . . . . . . . . . . 143
DMA timing. . . . . . . . . . . . . . . . . . . . . . . . . . 144
DMA read or write . . . . . . . . . . . . . . . . . . . . 144
Introduction to soldering. . . . . . . . . . . . . . . . 148
Wave and reflow soldering . . . . . . . . . . . . . . 148
Wave soldering. . . . . . . . . . . . . . . . . . . . . . . 148
Reflow soldering. . . . . . . . . . . . . . . . . . . . . . 149
Data sheet status . . . . . . . . . . . . . . . . . . . . . 156
Definitions . . . . . . . . . . . . . . . . . . . . . . . . . . 156
Disclaimers. . . . . . . . . . . . . . . . . . . . . . . . . . 156
Trademarks . . . . . . . . . . . . . . . . . . . . . . . . . 156
Hi-Speed USB OTG controller
Document identifier: ISP1761_4
Date of release: 5 March 2007
ISP1761
All rights reserved.

Related parts for ISP1761ET