MC14531BCL

Manufacturer Part NumberMC14531BCL
Description12-bit parity tree
ManufacturerMotorola
MC14531BCL datasheet
 


1
Page 1
2
Page 2
3
Page 3
4
Page 4
5
Page 5
Page 1/5

Download datasheet (173Kb)Embed
Next
MOTOROLA
SEMICONDUCTOR TECHNICAL DATA
12-Bit Parity Tree
The MC14531B 12–bit parity tree is constructed with MOS P–channel and
N–channel enhancement mode devices in a single monolithic structure. The
circuit consists of 12 data–bit inputs (D0 thru D11), and even or odd parity
selection input (W) and an output (Q). The parity selection input can be
considered as an additional bit. Words of less than 13 bits can generate an
even or odd parity output if the remaining inputs are selected to contain an
even or odd number of ones, respectively. Words of greater than 12–bits can
be accommodated by cascading other MC14531B devices by using the W
input. Applications include checking or including a redundant (parity) bit to a
word for error detection/correction systems, controller for remote digital
sensors or switches (digital event detection/correction), or as a multiple input
summer without carries.
Supply Voltage Range = 3.0 Vdc to 18 Vdc
All Outputs Buffered
Capable of Driving Two Low–Power TTL Loads or One Low–Power
Schottky TTL Load Over the Rated Temperature Range
Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
Variable Word Length
Diode Protection on All Inputs
Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
MAXIMUM RATINGS*
(Voltages Referenced to V SS )
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
Symbol
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Parameter
V DD
DC Supply Voltage
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
V in , V out
Input or Output Voltage (DC or Transient)
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
I in , I out
Input or Output Current (DC or Transient),
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
per Pin
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
P D
Power Dissipation, per Package†
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
T stg
Storage Temperature
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
T L
Lead Temperature (8–Second Soldering)
Î Î Î Î
* Maximum Ratings are those values beyond which damage to the device may occur.
Î Î Î Î Î Î Î Î Î Î Î
†Temperature Derating:
Plastic “P and D/DW” Packages: – 7.0 mW/ _ C From 65 _ C To 125 _ C
Ceramic “L” Packages: – 12 mW/ _ C From 100 _ C To 125 _ C
LOGIC DIAGRAM
D0
7
D1
6
D2
5
D3
4
D4
3
D5
2
D6
1
D7
15
D8
14
D9
13
D10
12
D11
11
ODD/EVEN W
10



@@@@
Q = D0
D1
D2
REV 3
1/94
MOTOROLA CMOS LOGIC DATA
Motorola, Inc. 1995
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Value
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Unit
– 0.5 to + 18.0
V
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
Î Î Î
– 0.5 to V DD + 0.5
V
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
Î Î Î
10
mA
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
500
mW
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
Î Î Î
_ C
– 65 to + 150
_ C
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
260
Î Î Î Î Î Î
Î Î Î
W
0
0
0
0
0
0
0
0
*
*
*
1
1
9 Q
1
1
1
1
1
V DD = PIN 16
1
V SS = PIN 8
*0 = Even Parity
NOTE: May redefine to suit application by manipulating W and/or other


D11
W
MC14531B
L SUFFIX
CERAMIC
CASE 620
P SUFFIX
PLASTIC
CASE 648
D SUFFIX
SOIC
CASE 751B
ORDERING INFORMATION
MC14XXXBCP
Plastic
MC14XXXBCL
Ceramic
MC14XXXBD
SOIC
T A = – 55 to 125 C for all packages.
TRUTH TABLE
Inputs
Output
Decimal
(Octal)
D11
D10
D2
D1
D0
Equivalent
Q*
0
0
0
0
0
0
(0)
0
0
0
0
0
1
1
(1)
1
0
0
0
1
0
2
(2)
1
0
0
0
1
1
3
(3)
0
0
0
1
0
0
4
(4)
1
0
0
1
0
1
5
(5)
0
0
0
1
1
0
6
(6)
0
0
0
1
1
1
7
(7)
1
*
*
*
*
*
*
*
*
*
*
*
*
*
*
*
*
*
*
*
*
*
*
*
1
1.
0
0
0
8184 (17770)
0
1
1
0
0
1
8185 (17771)
1
1
1
0
1
0
8186 (17772)
1
1
1
0
1
1
8187 (17773)
0
1
1
1
0
0
8188 (17774)
1
1
1
1
0
1
8189 (17775)
0
1
1
1
1
0
8190 (17776)
0
1
1
1
1
1
8191 (17777)
1
1 = Odd Parity
available D’s.
MC14531B
1

MC14531BCL Summary of contents