TDA8841

Manufacturer Part NumberTDA8841
DescriptionI2C-bus controlled PAL/NTSC TV processor
ManufacturerPhilips Semiconductors
TDA8841 datasheet
 


1
2
3
4
5
6
7
8
9
10
11
Page 11
12
Page 12
13
Page 13
14
Page 14
15
Page 15
16
Page 16
17
Page 17
18
Page 18
19
Page 19
20
Page 20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
Page 18/68

Download datasheet (317Kb)Embed
PrevNext
Philips Semiconductors
2
I
C-bus controlled PAL/NTSC/SECAM TV
processors
TDA 8843/44/47:
Valid subaddresses: 00 to 1A, subaddress FE is reserved for test purposes. Auto-increment mode available for
subaddresses. The bits L’FA, CM0-CM2 and CD0-CD2 are only available in the TDA 8843/44.
Table 3 Input status bits.
SUBADDRESS
FUNCTION
Control 0
Control 1
Hue
Horizontal shift (HS)
EW width (EW)
EW parabola/width (PW)
EW corner parabola (CP)
EW trapezium (TC)
Vertical slope (VS)
Vertical amplitude (VA)
S-correction (SC)
Vertical shift (VSH)
White point R
White point G
White point B
Peaking
Brightness
Saturation
Contrast
AGC take-over
Volume control
Adjustment IF-PLL
Vertical zoom (VX)
Vertical scroll
Control 2
Control 3
Control 4
Control 5
Table 4 Output status bits
SUBADDRESS
FUNCTION
Output status bytes
December 16, 1997
(HEX)
D7
D6
00
INA
INB
INC
01
FORF FORS
02
HBL
AKB
03
VIM
GAI
04
0
0
05
0
0
06
0
0
07
0
0
08
NCIN
STM
09
VID
LBM
0A
HCO
EVG
0B
SBL
PRD
0C
0
0
0D
0
0
0E
MAT
0
0F
0
0
10
RBL
COR
11
IE1
0
12
AFW
IFS
13
MOD
VSW
14
SM
FAV
15
IFA
IFB
IFC
16
0
0
17
0
0
18
OSO
VSD
19
HOB
BPS
ACL
1A
YD3
YD2
YD1
1B
0
0
(HEX)
D7
D6
00
POR
FSI
01
NDF
IN1
02
N2
X
BCF
18
Tentative Device Specification
TDA884X/5X-N2 series
DATA BYTE
D5
D4
D3
D2
BCO
FOA
FOB
DL
STB
POC
CM2
CM1
A5
A4
A3
A2
A5
A4
A3
A2
A5
A4
A3
A2
A5
A4
A3
A2
A5
A4
A3
A2
A5
A4
A3
A2
A5
A4
A3
A2
A5
A4
A3
A2
A5
A4
A3
A2
A5
A4
A3
A2
A5
A4
A3
A2
A5
A4
A3
A2
A5
A4
A3
A2
A5
A4
A3
A2
A5
A4
A3
A2
A5
A4
A3
A2
A5
A4
A3
A2
A5
A4
A3
A2
A5
A4
A3
A2
0
0
0
A5
A4
A3
A2
A5
A4
A3
A2
CB
BLS
BKS
0
CMB
AST
CL2
YD0
DS
DSA
0
0
0
0
DATA BYTE
D5
D4
D3
D2
X
SL
XPR
CD2
X
IFI
AFA
AFB
IVW
ID3
ID2
D1
D0
XA
XB
CM0
A1
A0
A1
A0
A1
A0
A1
A0
A1
A0
A1
A0
A1
A0
A1
A0
A1
A0
A1
A0
A1
A0
A1
A0
A1
A0
A1
A0
A1
A0
A1
A0
A1
A0
A1
A0
A1
A0
0
0
A1
A0
A1
A0
0
BB
CL1
CL0
FFI
EBS
0
FCO
D1
D0
CD1
CD0
SXA
SXB
ID1
ID0