upd70f3380 Renesas Electronics Corporation., upd70f3380 Datasheet

no-image

upd70f3380

Manufacturer Part Number
upd70f3380
Description
Upd70f3378 Datasheets
Manufacturer
Renesas Electronics Corporation.
Datasheet

Available stocks

Company
Part Number
Manufacturer
Quantity
Price
Part Number:
upd70f3380M2(A)-FJ
Manufacturer:
RENESAS/瑞萨
Quantity:
20 000
Company:
Part Number:
upd70f3380M2GJA-GAE-E2-QS-AX
Quantity:
1 480
Part Number:
upd70f3380M2GJA2-GAE-AX
Manufacturer:
RENESAS
Quantity:
2 000
Part Number:
upd70f3380M2GJA2-GAE-AX
Manufacturer:
NEC
Quantity:
20 000
Part Number:
upd70f3380VM1GJA-GAE-AX
Manufacturer:
SONY
Quantity:
670
Part Number:
upd70f3380VM1GJA-GAE-AX
Manufacturer:
NEC
Quantity:
1 078
Part Number:
upd70f3380VM1GJA-GAE-AX
Manufacturer:
NEC
Quantity:
20 000
Part Number:
upd70f3380VM1GJA-GAE-AX/JS
Manufacturer:
RENESAS/瑞萨
Quantity:
20 000
資料番号 U18608JJ2V0DS00(第 2 版)
発行年月 December 2007 NS
マイクロコントローラ 「V850 マイコン」 の製品です。 32 ビット CPU, ROM, RAM, 割り込みコントローラ, タイマ,
シリアル・インタフェース,A/D コンバータ,DMA コントローラ,CAN コントローラなどを 1 チップに集積してい
ます。
μ
詳しい機能説明などは下記ユーザーズ・マニュアルに記載しております。設計の際には必ずお読みください。
V850ES/FE3, V850ES/FF3, V850ES/FG3, V850ES/FJ3, V850ES/FK3 ハードウエア編
V850ES アーキテクチャ編
○命令数 83
○最小命令実行時間 20.83 ns(メイン・クロック(f
○汎用レジスタ 32 ビット×32 本
○パワーオン・クリア機能
○低電圧検出機能
○オンチップ・デバッグ機能
○内蔵メモリ
○割り込み/例外
○I/O ライン
○タイマ/カウンタ
○時計用タイマ:1 ch
○ウォッチドッグ・タイマ 2:1 ch
○モータ制御機能
PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 は,リアルタイム制御向け 32 ビット・シングルチップ・
本資料は,この製品の企画段階で作成していますので,予告なしに内容を変更することがあります。
また本資料で扱う製品の製品化を中止することがあります。
RAM:16/24/32/40/48 K バイト(1. 製品間の違い参照)
フラッシュ・メモリ:256/384/512/768/1024 K バイト(1. 製品間の違い参照)
ノンマスカブル割り込み:2 要因
マスカブル割り込み(1. 製品間の違い参照)
ソフトウエア例外: 2 チャネル,16 要因
例外トラップ
入出力ポート:128
16 ビット・インターバル・タイマ AA(TAA):5ch
16 ビット・タイマ/イベント・カウンタ AB(TMAB):3 ch
16 ビット・タイマ/イベント・カウンタ M(TMM):1 ch
32 ビット・シングルチップ・マイクロコントローラ
この"★"を PDF 上でコピーして「検索する文字列」に指定することによって,
改版箇所を容易に検索できます。
μ PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382
本文欄外の★印は,本版で改訂された主な箇所を示しています。
データ・シート(暫定)
: 2 要因
V850ES/FJ3
XX
)= 48 MHz 動作時)
© NEC Electronics Corporation 2007
MOS Integrated Circuit
:U17793J
:U15943J
MOS 集積回路

Related parts for upd70f3380

upd70f3380 Summary of contents

Page 1

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 32 ビット・シングルチップ・マイクロコントローラ μ PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 は,リアルタイム制御向け 32 ビット・シングルチップ・ ★ マイクロコントローラ 「V850 マイコン」 の製品です。 32 ビット CPU, ROM, RAM, 割り込みコントローラ, タイマ, シリアル・インタフェース,A/D コンバータ,DMA コントローラ,CAN コントローラなどを 1 チップに集積してい ます。 詳しい機能説明などは下記ユーザーズ・マニュアルに記載しております。設計の際には必ずお読みください。 V850ES/FE3, V850ES/FF3, V850ES/FG3, ...

Page 2

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 ○シリアル・インタフェース(SIO) アシンクロナス・シリアル・インタフェース A(UARTA):3 ch, 6 ch(1. 製品間の違い参照) 3 線式可変長シリアル・インタフェース B(CSIB):3 ch, 4 ch(1. 製品間の違い参照) ○CAN コントローラ:3 ch, 4 ch(1. 製品間の違い参照) ○DMA コントローラ: ○A/D コンバータ 10 ビット分解能:24 ch ○クロック・ジェネレータ メイン・クロック/サブクロック動作 CPU クロック 7 ...

Page 3

PD70F3378M1GJA-GAE-AX μ PD70F3378M1GJA1-GAE-AX μ PD70F3378M1GJA2-GAE-AX μ PD70F3378M2GJA-GAE-AX μ PD70F3378M2GJA1-GAE-AX μ PD70F3378M2GJA2-GAE-AX μ PD70F3379M1GJA-GAE-AX μ PD70F3379M1GJA1-GAE-AX μ PD70F3379M1GJA2-GAE-AX μ PD70F3379M2GJA-GAE-AX μ PD70F3379M2GJA1-GAE-AX μ PD70F3379M2GJA2-GAE-AX μ PD70F3380M1GJA-GAE-AX μ PD70F3380M1GJA1-GAE-AX μ PD70F3380M1GJA2-GAE-AX μ PD70F3380M2GJA-GAE-AX μ PD70F3380M2GJA1-GAE-AX μ PD70F3380M2GJA2-GAE-AX ...

Page 4

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 端子接続図(Top View) 144 ピン・プラスチック LQFP(ファインピッチ)(20×20) REF0 P10/INTP9 3 P11/INTP10 P00/TIAA31/TOAA31 6 P01/TIAA30/TOAA30 7 注1 FLMD0 注2 REGC ...

Page 5

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 端子名称 AD0 to AD15: Address/data bus ADTRG: A/D trigger input ANI0 to ANI23: Analog input ASCKD0: Asynchronous serial clock ASTB: Address strobe AV : Analog reference voltage REF0 AV : Analog ...

Page 6

NMI Interrupt Controller INTP0-INTP14 Key Interrupt KR0-KR7 Serial Interfaces RXDD0-RXDD2 注1 RXDD3-RXDD5 TXDD0-TXDD2 UARTD0-UARTD5 注1 注1 TXDD3-TXDD5 ASCKA0 SIB0-SIB2 SOB0-SOB2 CSIB0-CSIB2 SCKB0-SCKB2 SIB3 CSIB3 SOB3 注2 SCKB3 SDA00 SCL00 CRXD0-CRXD2 CAN0-CAN3 注3 CRXD3 (V850ES/FJ3) CTXD0-CTXD2 ...

Page 7

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 1. 製品間の違い … 端子機能 … ポート端子 … ポート以外の端子 … 端子状態 … 各端子の入出力回路タイプと未使用時の処理 … 電気的特性 … ...

Page 8

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 RAM 保持フラグ特性 … 112 フラッシュ・メモリ・プログラミング特性 … 113 3. 3 (A2)製品についての電気的特性 … 115 絶対最大定格 … 115 容 量 … 117 ...

Page 9

CPU 内蔵 フラッシュROM メモリ マスクROM RAM データ・フラッシュ 外部メモリ・インタフェース CPU周波数 動作 PLL遁倍 クロック SSCG メインOSC サブOSC 低速内蔵発振器 高速内蔵発振器 I/Oポート TAA タイマ TAB TMM モータ制御 時計 WDT2 A/Dコンバータ UART(LIN) シリアル・ CSI イ ン タ フ ェ ...

Page 10

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 2. 端子機能 ポート端子 各ポートは,1 ビット単位で入出力の指定が可能です。表 2−1 に各ポート端子と兼用端子の対応を示します。 なお,表 2−1 で使用している「ポート・グループ」という用語は,ポート端子のグループを意味します。各ポー ト端子の名前は,Pnm(nm は番号)です。たとえば,P04 はポート・グループ 0 のポート 4 となります。「ポート P04」と呼ぶ場合もあります。 ポート ・ グループ名 ポート名 0 P00 TOAA31 P01 TOAA30 P02 TOAA40 P03 TOAA41 P04 ...

Page 11

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 表2−1 ポートと兼用機能(2/4) ポート ・ グループ名 ポート名 5 P50 TOAB01/TOAB0T1 P51 TOAB02/TOAB0B1 P52 TOAB03/TOAB0T2 P53 TOAB00/TOAB0B2/DDO P54 TOAB0T3 P55 TOAB0B3 6 P60 P61 1 注 P62 SOB3 P63 1 注 P64 SCKB3 P65 CTXD2 P66 ...

Page 12

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 ポート ・ グループ名 ポート名 9 P90 TXDD1 P91 P92 TOAB11 P93 TOAB12 P94 TOAB13 P95 TOAB10 P96 TOAA21 P97 TOAA20 P98 SOB1/TOAB03 P99 SCKB1/TOAB00 P910 CTXD2 P911 SOB2 P912 SCKB2/TXDD5 P913 PCL P914 SDA00 ...

Page 13

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 表2−1 ポートと兼用機能(4/4) ポート ・ グループ名 ポート名 兼用出力機能 CS PCS0 CS0 PCS1 CS1 PCS2 CS2 PCS3 CS3 PCS4 PCS5 PCS6 PCS7 CT PCT0 WR0 PCT1 WR1 PCT2 PCT3 PCT4 RD PCT5 PCT6 ASTB PCT7 DL ...

Page 14

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 2. 2 ポート以外の端子 表2−2 ポート以外の端子(アルファベット順)(1/6) I/O 端子名 AD0 I/O 外部メモリ・インタフェース・アドレス/データ0-15 AD1 AD2 AD3 AD4 AD5 AD6 AD7 AD8 AD9 AD10 AD11 AD12 AD13 AD14 AD15 ADTRG I A/Dコンバータ0外部トリガ入力 ANI0 I A/Dコンバータ0入力0-23 ANI1 ANI2 ANI3 ...

Page 15

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 表2−2 ポート以外の端子(アルファベット順)(2/6) I/O 端子名 ASCKD0 I UARTD0ボー・レート・クロック入力 ASTB O 外部メモリ・インタフェース・アドレス・ストローブ 信号 AV A/Dコンバータ基準電圧入力 − REF0 AV A/Dコンバータ用グラウンド電位 − I/Oバッファ電源電圧 − I/Oバッファ電源グラウンド − SS CLKOUT O CPUシステム・クロック出力 CRXD0 I CAN0-CAN3受信データ CRXD1 ...

Page 16

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 表2−2 ポート以外の端子(アルファベット順)(3/6) I/O 端子名 INTP0 I 外部割り込み0-14 INTP1 INTP2 INTP3 INTP4 INTP5 INTP6 INTP7 INTP8 INTP9 INTP10 INTP11 INTP12 INTP13 INTP14 KR0 I キー割り込み入力0-7 KR1 KR2 KR3 KR4 KR5 KR6 KR7 注 NMI I ...

Page 17

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 表2−2 ポート以外の端子(アルファベット順)(4/6) I/O 端子名 RXDD0 I UARTD0-UARTD5受信データ RXDD1 RXDD2 RXDD3 RXDD4 RXDD5 SCKB0 I/O ク ロ ッ ク 同 期 式 シ リ ア ル ・ イ ン タ フ ェ ー ス CSIB0-CSIB3クロック ...

Page 18

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 表2−2 ポート以外の端子(アルファベット順)(5/6) I/O 端子名 TIAB02 I タイマTAB0-TAB2チャネル2キャプチャ・トリガ入力 TIAB12 TIAB22 TIAB03 I タイマTAB0-TAB2チャネル2キャプチャ・トリガ入力 TIAB13 TIAB23 TOAA00 O タイマTAA0-TAA4チャネル0信号出力 TOAA10 TOAA20 TOAA30 TOAA40 TOAA01 O タイマTAA0-TAA4チャネル1信号出力 TOAA11 TOAA21 TOAA31 TOAA41 TOAB00 O タイマTAB0-TAB2チャネル0信号出力 TOAB10 TOAB20 TOAB01 ...

Page 19

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 表2−2 ポート以外の端子(アルファベット順)(6/6) I/O 端子名 TXDD0 O UARTD0-UARTD5送信データ TXDD1 TXDD2 TXDD3 TXDD4 TXDD5 V − 内部電源電圧 − 内部電源電圧 DD1 V − 内部電源グラウンド − 内部電源グラウンド SS1 WAIT I 外部メモリ・インタフェース・データ・ウエイト要求 WR0 O 外部メモリ・インタフェース・ライト・ストローブ ...

Page 20

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 2. 3 端子状態 表 2−3 は,リセット時およびスタンバイ機能使用時,それらの動作状態が解除され通常動作モードになったとき の端子状態を示しています。 N−Wire デバッガ・インタフェース端子である DRST, DDI, DDO, DCK, DMS は,リセット解除後の動作がリセッ ト要因によって異なります。外部 RESET または内部のパワーオン・クリア要因では,すべての端子が入力モードに 設定されますが,その他の内部リセット要因では,端子はデバッガで使用可能になります。 HALT モードは CPU の動作を中断するだけなので,端子状態に影響しません。 表2−3 端子機能とリセット/スタンバイ機能 動作状態 外部RESET リセット中 リセット後 パワーオン・クリア(POC) リセット中 リセット後 その他のリセット要因 リセット中 ...

Page 21

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 2. 4 各端子の入出力回路タイプと未使用時の処理 各端子の入出力回路タイプと未使用時の処理方法(推奨接続方法)を表 2−4 に,また各タイプの回路図を一部簡 略化した形式を用いて図 2−1 に示します。 端 子 ポート・グループ0, 1, 3-6, ポート端子 8, 9の端子(ポート・グルー プ0のP05端子を除く) ポート・グループ0のP05端 子 ポート・グループ7, 12の端 子 ポート・グループCD, CM, CS, CTの端子 ポート・グループDLの端子 AV ポート以外 REF0 FLMD0 の端子 REGC ...

Page 22

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 タイプ (RESET) タイプ data P-ch output N-ch disable input enable 22 図2−1 端子の入出力回路(1/2) タイプ 5-AF pullup enable data output disable input enable pulldown enable タイプ 5-K data IN/OUT output ...

Page 23

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 図2−1 端子の入出力回路(2/2) タイプ 5-W pullup enable V DD data P-ch output N-ch disable input enable タイプ 11 data P-ch output N-ch disable AV P- N-ch V REF AV SS ...

Page 24

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 3. 電気的特性(ターゲット) 注意 この特性は,ターゲット(目標値)であり,デバイス評価後に変更の可能性があります。 (A)製品についての電気的特性 絶対最大定格 = 25℃)(1/2) 絶対最大定格(T A 項 目 略 号 電源電圧 注 DD1 ...

Page 25

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 = 25℃)(2/2) 絶対最大定格(T A 項 目 略 号 I P00-P06, P10, P11, P30-P39, ロウ・レベル出力電流 OL P40-P42, P50-P55, P60-P615, P80, P81, P90-P915 P70-P715, P120-P127 PCD0-PCD3, PCM0-PCM5, PCS0-PCS7, PCT0-PCT7, PDL0-PDL15 I P00-P06, P10, P11, P30-P39, ハイ・レベル出力電流 ...

Page 26

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 容 量 = 25℃ ( DD1 DD REF0 項 目 略 号 入出力容量 動作条件 = ...

Page 27

( DD1 V) SS 発振子 推奨回路 セラミック 発振子 水晶振動子 注 1. 発振回路の特性だけを示すものです。 ★ 2. OSTS レジスタで設定可能な最小時間です。 3. OSTS レジスタの設定によって値が異なります。 4. ...

Page 28

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 サブクロック発振回路特性 = −40∼+85℃ ( DD1 V) SS 発振子 推奨回路 水晶振動子 XT1 XT2 RC発振子 XT1 XT2 注 1. 発振回路の特性だけを示すものです。 CPU 動作クロックについては, ...

Page 29

PLL 特性 = −40∼+85℃ ( DD1 V) SS 項 目 略 号 f 入力周波数 出力周波数 ロック時間 PLL SSCG 特性 ...

Page 30

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 電圧レギュレータ特性 = −40∼+85℃ ( DD1 項 目 略 号 入力電圧 DD DD1 V 出力電圧 出力電圧安定時間 ・V REG ・REGC端子にC = ...

Page 31

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 特性 (1)入出力レベル = −40∼+85℃, ( DD1 AV =0 V) SS 項 目 略 号 V P04, P30, P31, P34, P36-P39, P40, P63-P69, ハイ・レベル入力電圧 ...

Page 32

( DD1 V) SS 項 目 略 号 ハイ・レベル入力リーク電流 I LIH1 ロウ・レベル入力リーク電流 I LIL1 ハイ・レベル出力リーク電流 I LOH1 ロウ・レベル出力リーク電流 I LOL1 注 FLMD0 端子の入力リーク電流は次のとおりです ハイ・レベル入力リーク電流 :2.0 ロウ・レベル入力リーク電流 :−2.0 ★ ...

Page 33

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 (3)電源電流 μ PD70F3381, 70F3382)(1/3) 電源電流( = −40∼+85℃ ( DD1 V) SS 項目 略号 I 電源 通常 全周辺 DD1 1 注 電流 動作 機能 モード ...

Page 34

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3381, 70F3382)(2/3) 電源電流( = −40∼+85℃ ( DD1 V) SS 項目 略号 I HALT 電源 全周辺 DD2 1 注 電流 モード 機能 7 注 ...

Page 35

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3381, 70F3382)(3/3) 電源電流( = −40∼+85℃ ( DD1 V) SS 項目 略号 I IDLE2 電源 − DD4 1 注 電流 モード I サブク − ...

Page 36

の電流の合計です(全ポート停止時)。AV DD DD1 DD DD 抵抗を通過する電流を含むポート・バッファの電流は含みません。 2. セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時を除く。セルフ・プログラミン グ・モード時およびデータ・フラッシュの書き換え時は,次の値を MAX.値に加えてください。 ★ 加算値: (セルフ・プログラミング・モード時) (PLL 停止時):14−(0.33×f (PLL 動作時):14−(0.18×f (データ・フラッシュ書き換え時) (PLL 停止時):7−(0.18×f (PLL 動作時):7−(0.18×f 3. メイン・クロック発振回路停止時。 4. サブクロック発振回路未使用時。 5. POC 動作,低速内蔵発振器動作,高速内蔵発振器停止時。 6. ...

Page 37

PD70F3381, 70F3382) 電源電流(参考算出式)( = −40∼+85℃ ( DD1 V) SS 項目 略号 I 電源 通常 全周辺 DD1 1 注 電流 動作 機能動作 モード 注 全周辺 機能停止 ...

Page 38

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 注 の電流の合計です(全ポート停止時)。AV DD DD1 DD DD 抵抗を通過する電流を含むポート・バッファの電流は含みません。 2. セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時を除く。 セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時は,次の値を MAX.値に加えて ください。 加算値: (セルフ・プログラミング・モード時) (PLL 停止時):14−(0.33×fxx/2+0.1)×2 [mA (PLL 動作時):14×(0.18×fxx/2+3.0)×2 [mA (データ・フラッシュ書き換え時) (PLL ...

Page 39

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3379, 70F3380)(1/3) 電源電流( = −40∼+85℃ ( DD1 V) SS 項目 略号 I 電源 通常 全 周 辺 DD1 1 注 電流 動作 機能 ...

Page 40

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3379, 70F3380)(2/3) 電源電流( = −40∼+85℃ ( DD1 V) SS 項目 略号 I HALT 電源 全周辺 DD2 1 注 電流 モード 機能 7 注 ...

Page 41

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3379, 70F3380)(3/3) 電源電流( = −40∼+85℃ ( DD1 V) SS 項目 略号 I IDLE2 電源 − DD4 1 注 電流 モード I サブク − ...

Page 42

の電流の合計です(全ポート停止時)。AV DD DD1 DD DD 抵抗を通過する電流を含むポート・バッファの電流は含みません。 2. セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時を除く。 セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時は,次の値を MAX.値に加えてく ださい。 ★ 加算値: (セルフ・プログラミング・モード時) (PLL 停止時):14−(0.33×f (PLL 動作時):14−(0.18×f (データ・フラッシュ書き換え時) (PLL 停止時):7−(0.18×f (PLL 動作時):7−(0.18×f 3. メイン・クロック発振回路停止時。 4. サブクロック発振回路未使用時。 5. POC 動作,低速内蔵発振器動作,高速内蔵発振器停止時。 ...

Page 43

PD70F3379, 70F3380) 電源電流(参考算出式)( = −40∼+85℃ ( DD1 V) SS 項目 略号 I 電源 通常 全周辺 DD1 1 注 電流 動作 機能動作 モード 注 全周辺 機能停止 I HALT ...

Page 44

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 注 の電流の合計です(全ポート停止時)。AV DD DD1 DD DD 抵抗を通過する電流を含むポート・バッファの電流は含みません。 2. セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時を除く。 セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時は,次の値を MAX.値に加えて ください。 加算値: (セルフ・プログラミング・モード時) (PLL 停止時):14−(0.33× (PLL 動作時):14−(0.18× (データ・フラッシュ書き換え時) (PLL 停止時):7−(0.18×f f ...

Page 45

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3378)(1/3) 電源電流( = −40∼+85℃ ( DD1 V) SS 項目 略号 I 電源 通常 全周辺 DD1 1 注 電流 動作 機能 モード 動作 2, ...

Page 46

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ  電 源電流( PD70F3378)(2/3) = −40∼+85℃ ( DD1 V) SS 項目 略号 I HALT 電源 全周辺 DD2 1 注 電流 モード 機能 7 ...

Page 47

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3378)(3/3) 電源電流( = −40∼+85℃ ( DD1 V) SS 項目 略号 I IDLE2 電源 − DD4 1 注 電流 モード I サブク − DD5 ...

Page 48

の電流の合計です(全ポート停止時)。AV DD DD1 DD DD 抵抗を通過する電流を含むポート・バッファの電流は含みません。 2. セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時を除く。 セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時は,次の値を MAX.値に加えてく ださい。 ★ 加算値: (セルフ・プログラミング・モード時) (PLL 停止時):7−(0.33×f (PLL 動作時):7−(0.18×f (データ・フラッシュ書き換え時) (PLL 停止時):7−(0.18×f (PLL 動作時):7−(0.18×f 3. メイン・クロック発振回路停止時。 4. サブクロック発振回路未使用時。 5. POC 動作,低速内蔵発振器動作,高速内蔵発振器停止時。 ...

Page 49

PD70F3378) 電源電流(参考算出式)( = −40∼+85℃ ( DD1 V) SS 項目 略号 I 電源 通常 全周辺 DD1 1 注 電流 動作 機能動作 モード 注 全周辺 機能停止 I HALT 全周辺 ...

Page 50

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 注 の電流の合計です(全ポート停止時)。AV DD DD1 DD DD 抵抗を通過する電流を含むポート・バッファの電流は含みません。 2. セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時を除く。 セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時は,次の値を MAX.値に加えて ください。 加算値: (セルフ・プログラミング・モード時) (PLL 停止時):7−(0.33× (PLL 動作時):7−(0.18× (データ・フラッシュ書き換え時) (PLL 停止時):7−(0.18×f f ...

Page 51

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 データ保持特性 STOPモード時 = −40∼+85℃ ( DD1 項 目 略 号 V データ保持電圧 DDDR I データ保持電流 DDDR t 電源電圧立ち上がり時間 RVD t 電源電圧立ち下がり時間 FVD t 電源電圧保持時間 ...

Page 52

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 特性 AC テスト入力測定点( DD1 REF0 (MIN (MAX テスト出力測定点 (MIN (MAX.) 負荷条件 回路構成により負荷容量が ...

Page 53

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 (1)CLKOUT 出力タイミング = −40∼+85℃ ( DD1 pF) 項 目 略 号 t 3.5 V≦V 出力周期 CYK 4.0 V≦V ...

Page 54

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 (2)バス・タイミング (a)CLKOUT 非同期:マルチプレクス・バス・モード時 = −40∼+85℃ ( DD1 pF) 項 目 t アドレス設定時間(対ASTB↓) SAST t アドレス保持時間(対ASTB↓) HSTA ¯¯¯ ↓→アドレス・フロート ...

Page 55

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 注意 動作周波数が高い場合, ウエイト・バス・サイクルがなくてはアクセスできません。 データのウエイト (n), アドレス・セットアップ・ウエイト(t 例)CPUクロック(f )周波数によるウエイト設定について CPU μ PD70F3378 ・ 31.25 ns≦1/f <40 ns CPU μ PD70F3378以外 ・ 30 ns≦1/f <40 ns :アドレス・セットアップ・ウエイトを設定して使用 CPU 20.8 ns≦1/f <30 ns CPU 20.8 ns≦1/f ≦25 ...

Page 56

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 リード・サイクル(CLKOUT 同期/非同期,1 ウエイト):マルチプレクス・バス・モード時 T1 CLKOUT(出力) t DKA CS0 - CS3(出力) AD0-AD15(入出力) アドレス t DKST t SAST ASTB(出力) t WSTH RD(出力) WAIT(入力) 備考 WR0, WR1 はハイ・レベル。 SAID ...

Page 57

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 ライト・サイクル(CLKOUT 同期/非同期,1 ウエイト):マルチプレクス・バス・モード時 T1 CLKOUT(出力) t DKA CS0 - CS3(出力) AD0-AD15(入出力) アドレス t DKST t SAST ASTB(出力) t WSTH WR0(出力) , WR1(出力) WAIT(入力) 備考 RD はハイ・レベル。 DKOD ...

Page 58

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 バス・ホールド:マルチプレクス・バス・モード時 T2 CLKOUT(出力) SHQK HKHQ HLDRQ(入力) HLDAK(出力) AD0-AD15(入出力) CS0 - CS3(出力) ASTB(出力) RD(出力) , WR0(出力) , WR1(出力) DKHA t DHQHA1 t DKF データ・シート(暫定) U18608JJ2V0DS TH T1 ...

Page 59

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 (3)基本動作 (a)リセット,割り込みタイミング = −40∼+85℃ ( DD1 pF) 項 目 略 号 ¯¯¯¯¯¯ 入力ロウ・レベル幅 RESET t WRSL NMI入力ハイ・レベル幅 t ...

Page 60

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 (b)キー・リターン・タイミング = −40∼+85℃ ( DD1 pF) 項 目 略 号 KRn入力ハイ・レベル幅 t WKRH KRn入力ロウ・レベル幅 t WKRL KRn(入力) 備考 ...

Page 61

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 (d)CSI タイミング マスタ・モード = −40∼+85℃ ( DD1 pF) 項 目 SCKBnサイクル・タイム SCKBnハイ・レベル幅 SCKBnロウ・レベル幅 SIBn設定時間(対SCKBn↑) SIBn保持時間(対SCKBn↑) SCKBn↓→SOBn出力遅延時間 スレーブ・モード = ...

Page 62

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 (e)UART タイミング = −40∼+85℃ ( DD1 pF) 項 目 通信レート ASCK0周波数 タイミング (f)I = −40∼+85℃, V ...

Page 63

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 2 I Cバス・モード t LOW (入出力) SCL00 HD:STA SDA00(入出力) t BUF ストップ・ スタート・ コンディション コンディション (g)CAN タイミング = −40∼+85℃ ( DD1 ...

Page 64

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 A/D コンバータ = −40∼+85℃ ( DD1 pF) 項 目 略 号 分解能 1 注 総合誤差 ...

Page 65

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 POC 回路特性 = −40∼+85℃ ( DD1 項 目 略 号 V 検出電圧 POC0 t 電源立ち上げ時間 PTH 1 注 t 応答時間1 PTHD 2 注 t ...

Page 66

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 V DD 検出電圧(MAX.) 検出電圧(TYP.) 検出電圧(MIN.) 動作電圧(MIN.) RAM 保持フラグ特性 = −40∼+85℃ ( DD1 pF) 項 目 ...

Page 67

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 フラッシュ・メモリ・プログラミング特性 (1)基本特性 = −40∼+85℃ ( DD1 = 50 pF) 項 目 略 号 f 動作周波数 CPU V 電源電圧 注 C 書き換え回数 WRT ...

Page 68

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 FLMD0 FLMD1 RESET(入力) ...

Page 69

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 3. 2 (A1)製品についての電気的特性 絶対最大定格 = 25℃)(1/2) 絶対最大定格(T A 項 目 略 号 電源電圧 注 DD1 ...

Page 70

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 = 25℃)(2/2) 絶対最大定格(T A 項 目 略 号 I P00-P06, P10, P11, P30-P39, ロウ・レベル出力電流 OL P40-P42, P50-P55, P60-P615, P80, P81, P90-P915 P70-P715, P120-P127 PCD0-PCD3, PCM0-PCM5, PCS0-PCS7, PCT0-PCT7, PDL0-PDL15 I P00-P06, P10, P11, P30-P39, ハイ・レベル出力電流 ...

Page 71

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 容 量 = 25℃ ( DD1 DD REF0 項 目 略 号 入出力容量 動作条件 = ...

Page 72

( DD1 = V) SS 発振子 推奨回路 セラミック 発振子 水晶振動子 注 1. 発振回路の特性だけを示すものです。 ★ 2. OSTS レジスタで設定可能な最小時間です。 3. OSTS レジスタの設定によって値が異なります。 4. フラッシュ・メモリのセットアップに必要な時間です。OSTS ...

Page 73

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 サブクロック発振回路特性 = −40∼+110℃ ( DD1 = V) SS 発振子 推奨回路 RC発振子 XT1 XT2 注 1. 発振回路の特性だけを示すものです。 CPU 動作クロックについては, 特性を参照してください。 2. ...

Page 74

PLL 特性 = −40∼+110℃ ( DD1 = V) SS 項 目 略 号 f 入力周波数 出力周波数 ロック時間 PLL SSCG 特性 = ...

Page 75

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 電圧レギュレータ特性 = −40∼+110℃ ( DD1 項 目 略 号 入力電圧 DD DD1 V 出力電圧 出力電圧安定時間 REG DD REGC端子にC ...

Page 76

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 特性 (1)入出力レベル = −40∼+110℃, ( DD1 = AV =0 V) SS 項 目 略 号 V P04, P30, P31, P34, P36-P39, P40, P63-P69, ハイ・レベル入力電圧 ...

Page 77

( DD1 = V) SS 項 目 略 号 ハイ・レベル入力リーク電流 I LIH1 ロウ・レベル入力リーク電流 I LIL1 ハイ・レベル出力リーク電流 I LOH1 ロウ・レベル出力リーク電流 I LOL1 注 FLMD0 端子の入力リーク電流は次のとおりです ハイ・レベル入力リーク電流 :4.0 ロウ・レベル入力リーク電流 :−4.0 ...

Page 78

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 (3)電源電流 μ PD70F3381, 70F3382)(1/3) 電源電流( = −40∼+110℃ ( DD1 = V) SS 項目 略号 I 電源 通常 全周辺 DD1 1 注 電流 動作 機能 ...

Page 79

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3381, 70F3382)(2/3) 電源電流( = −40∼+110℃ ( DD1 = V) SS 項目 略号 I HALT 電源 全周辺 DD2 1 注 電流 モード 機能 7 ...

Page 80

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3381, 70F3382)(3/3) 電源電流( = −40∼+110℃ ( DD1 = V) SS 項目 略号 I IDLE2 電源 − DD4 1 注 電流 モード I サブク ...

Page 81

の電流の合計です(全ポート停止時)。AV DD DD1 DD DD 抵抗を通過する電流を含むポート・バッファの電流は含みません。 2. セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時を除く。 セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時は,次の値を MAX.値に加えてく ださい。 ★ 加算値: (セルフ・プログラミング・モード時) (PLL 停止時):14−(0.33×f (PLL 動作時):14−(0.18×f (データ・フラッシュ書き換え時) (PLL 停止時):7−(0.18×f (PLL 動作時):7−(0.18×f 3. メイン・クロック発振回路停止時。 4. サブクロック発振回路未使用時。 5. POC 動作,低速内蔵発振器動作,高速内蔵発振器停止時。 ...

Page 82

PD70F3381, 70F3382) 電源電流(参考算出式)( = −40∼+110℃ ( DD1 = V) SS 項目 略号 I 電源 通常 全周辺 DD1 1 注 電流 動作 機能動作 モード 注 全周辺 機能停止 I ...

Page 83

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 注 の電流の合計です(全ポート停止時)。AV DD DD1 DD DD 抵抗を通過する電流を含むポート・バッファの電流は含みません。 2. セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時を除く。 セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時は,次の値を MAX.値に加えて ください。 加算値: (セルフ・プログラミング・モード時) (PLL 停止時):14−(0.33×fxx/2+0.1)×2 [mA (PLL 動作時):14×(0.18×fxx/2+3.0)×2 [mA (データ・フラッシュ書き換え時) (PLL ...

Page 84

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3379, 70F3380)(1/3) 電源電流( = −40∼+110℃ ( DD1 = V) SS 項目 略号 I 電源 通常 全 周 辺 DD1 1 注 電流 動作 ...

Page 85

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3379, 70F3380)(2/3) 電源電流( = −40∼+110℃ ( DD1 = V) SS 項目 略号 I HALT 電源 全周辺 DD2 1 注 電流 モード 機能 7 ...

Page 86

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3379, 70F3380)(3/3) 電源電流( = −40∼+110℃ ( DD1 = V) SS 項目 略号 I IDLE2 電源 − DD4 1 注 電流 モード I サブク ...

Page 87

の電流の合計です(全ポート停止時)。AV DD DD1 DD DD 抵抗を通過する電流を含むポート・バッファの電流は含みません。 2. セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時を除く。 セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時は,次の値を MAX.値に加えてく ださい。 ★ 加算値: (セルフ・プログラミング・モード時) (PLL 停止時):14−(0.33×f (PLL 動作時):14−(0.18×f (データ・フラッシュ書き換え時) (PLL 停止時):7−(0.18×f (PLL 動作時):7−(0.18×f 3. メイン・クロック発振回路停止時。 4. サブクロック発振回路未使用時。 5. POC 動作,低速内蔵発振器動作,高速内蔵発振器停止時。 ...

Page 88

PD70F3379, 70F3380) 電源電流(参考算出式)( = −40∼+110℃ ( DD1 = V) SS 項目 略号 I 電源 通常 全周辺 DD1 1 注 電流 動作 機能動作 モード 注 全周辺 機能停止 I ...

Page 89

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 注 の電流の合計です(全ポート停止時)。AV DD DD1 DD DD 抵抗を通過する電流を含むポート・バッファの電流は含みません。 2. セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時を除く。 セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時は,次の値を MAX.値に加えて ください。 加算値: (セルフ・プログラミング・モード時) (PLL 停止時):14−(0.33× (PLL 動作時):14−(0.18× (データ・フラッシュ書き換え時) (PLL 停止時):7−(0.18×f f ...

Page 90

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3378)(1/3) 電源電流( = −40∼+110℃ ( DD1 = V) SS 項目 略号 I 電源 通常 全周辺 DD1 1 注 電流 動作 機能 モード 動作 ...

Page 91

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3378)(2/3) 電源電流( = −40∼+110℃ ( DD1 = V) SS 項目 略号 I HALT 電源 全周辺 DD2 1 注 電流 モード 機能 7 注 ...

Page 92

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3378)(3/3) 電源電流( = −40∼+110℃ ( DD1 = V) SS 項目 略号 I IDLE2 電源 − DD4 1 注 電流 モード I サブク − ...

Page 93

の電流の合計です(全ポート停止時)。AV DD DD1 DD DD 抵抗を通過する電流を含むポート・バッファの電流は含みません。 2. セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時を除く。 セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時は,次の値を MAX.値に加えてく ださい。 ★ 加算値: (セルフ・プログラミング・モード時) (PLL 停止時):7−(0.33×f (PLL 動作時):7−(0.18×f (データ・フラッシュ書き換え時) (PLL 停止時):7−(0.18×f (PLL 動作時):7−(0.18×f 3. メイン・クロック発振回路停止時。 4. サブクロック発振回路未使用時。 5. POC 動作,低速内蔵発振器動作,高速内蔵発振器停止時。 ...

Page 94

PD70F3378) 電源電流(参考算出式)( = −40∼+110℃ ( DD1 = V) SS 項目 略号 I 電源 通常 全周辺 DD1 1 注 電流 動作 機能動作 モード 注 全周辺 機能停止 I HALT ...

Page 95

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 注 の電流の合計です(全ポート停止時)。AV DD DD1 DD DD 抵抗を通過する電流を含むポート・バッファの電流は含みません。 2. セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時を除く。 セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時は,次の値を MAX.値に加えて ください。 加算値: (セルフ・プログラミング・モード時) (PLL 停止時):7−(0.33× (PLL 動作時):7−(0.18× (データ・フラッシュ書き換え時) (PLL 停止時):7−(0.18×f f ...

Page 96

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 データ保持特性 STOP モード時 = −40∼+110℃ ( DD1 項 目 略 号 V データ保持電圧 DDDR I データ保持電流 DDDR t 電源電圧立ち上がり時間 RVD t 電源電圧立ち下がり時間 FVD t ...

Page 97

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 特性 AC テスト入力測定点( REF0 (MIN (MAX テスト出力測定点 (MIN (MAX.) 負荷条件 回路構成により負荷容量が 50 ...

Page 98

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 (1)CLKOUT 出力タイミング = −40∼+110℃ ( DD1 = pF) 項 目 略 号 t 3.5 V≦V 出力周期 CYK 4.0 ...

Page 99

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 (2)バス・タイミング (a)CLKOUT 非同期:マルチプレクス・バス・モード時 = −40∼+110℃ ( DD1 = pF) 項 目 t アドレス設定時間(対ASTB↓) SAST t アドレス保持時間(対ASTB↓) HSTA ¯¯¯ ...

Page 100

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 注意 動作周波数が高い場合, ウエイト・バス・サイクルがなくてはアクセスできません。 データのウエイト (n), アドレス・セットアップ・ウエイト(t 例)CPUクロック(f )周波数によるウエイト設定について CPU μ PD70F3378 ・ 31.25 ns≦1/f <40 ns :アドレス・セットアップ・ウエイトを設定して使用 CPU μ PD70F3378以外 ・ 30 ns≦1/f <40 ns :アドレス・セットアップ・ウエイトを設定して使用 CPU 20.8 ns≦1/f <30 ns :アドレス・セットアップ・ウエイトおよびアドレス・ホールド・ウエイトを CPU 20.8 ...

Page 101

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 リード・サイクル(CLKOUT 同期/非同期,1 ウエイト):マルチプレクス・バス・モード時 T1 CLKOUT(出力) t DKA CS0 - CS3(出力) AD0-AD15(入出力) アドレス t DKST t SAST ASTB(出力) t WSTH RD(出力) WAIT(入力) ¯¯¯¯ , WR1 ¯¯¯¯ はハイ・レベル。 備考 WR0 T2 TW ...

Page 102

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 ライト・サイクル(CLKOUT 同期/非同期,1 ウエイト):マルチプレクス・バス・モード時 T1 CLKOUT(出力) t DKA CS0 - CS3(出力) AD0-AD15(入出力) アドレス t DKST t SAST ASTB(出力) t WSTH WR0(出力) , WR1(出力) WAIT(入力) ¯¯¯ はハイ・レベル。 備考 RD 102 T2 TW ...

Page 103

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 バス・ホールド:マルチプレクス・バス・モード時 T2 CLKOUT(出力) SHQK HKHQ HLDRQ(入力) HLDAK(出力) AD0-AD15(入出力) CS0 - CS3(出力) ASTB(出力) RD(出力) , WR0(出力) , WR1(出力) DKHA t DHQHA1 t DKF データ・シート(暫定) U18608JJ2V0DS ...

Page 104

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 (3)基本動作 (a)リセット,割り込みタイミング = −40∼+110℃ ( DD1 = pF) 項 目 略 号 ¯¯¯¯¯¯ 入力ロウ・レベル幅 RESET t WRSL NMI入力ハイ・レベル幅 ...

Page 105

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 (b)キー・リターン・タイミング = −40∼+110℃ ( DD1 = pF) 項 目 略 号 KRn入力ハイ・レベル幅 t WKRH KRn入力ロウ・レベル幅 t WKRL KRn(入力) ...

Page 106

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 (d)CSI タイミング マスタ・モード = −40∼+110℃ ( DD1 = pF) 項 目 SCKBnサイクル・タイム SCKBnハイ・レベル幅 SCKBnロウ・レベル幅 SIBn設定時間(対SCKBn↑) SIBn保持時間(対SCKBn↑) SCKBn↓→ SOBn出力遅延時間 ...

Page 107

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 (e)UART タイミング = −40∼+110℃ ( DD1 = pF) 項 目 略 号 通信レート ASCK0周波数 タイミング (f)I ...

Page 108

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 2 I Cバス・モード t LOW (入出力) SCL00 HD:STA SDA00(入出力) t BUF ストップ・ スタート・ コンディション コンディション (g)CAN タイミング = −40∼+110℃ ( DD1 = AV = ...

Page 109

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 A/D コンバータ = −40∼+110℃ ( DD1 = pF) 項 目 略 号 分解能 1 注 ...

Page 110

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 POC 回路特性 = −40∼+110℃ ( DD1 項 目 略 号 V 検出電圧 POC0 t 電源立ち上げ時間 PTH 1 注 t 応答時間1 PTHD 2 注 t ...

Page 111

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 LVI 回路特性 = −40∼+110℃ ( DD1 = pF) 項 目 略 号 V 検出電圧 LVI0 ...

Page 112

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 RAM 保持フラグ特性 = −40∼+110℃ ( DD1 = pF) 項 目 略 号 V 検出電圧 RAMH ...

Page 113

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 フラッシュ・メモリ・プログラミング特性 (1)基本特性 = −40∼+110℃ ( DD1 pF) L 項 目 略 号 f 動作周波数 CPU V 電源電圧 注 C ...

Page 114

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 FLMD0 FLMD1 RESET(入力) 114 ...

Page 115

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 3. 3 (A2)製品についての電気的特性 絶対最大定格 = 25℃)(1/2) 絶対最大定格(T A 項 目 略 号 電源電圧 注 DD1 ...

Page 116

A 項 目 略 号 I ロウ・レベル出力電流 ハイ・レベル出力電流 動作周囲温度 A ★ T 保存温度 stg 注意 製品の出力(または入出力)端子同士を直結したり,V さい。 2. 各項目のうち 1 項目でも,また一瞬でも絶対最大定格を越えると,製品の品質を損なう恐れがあります。 つまり絶対最大定格とは,製品に物理的な損傷を与えかねない定格値です。必ずこの定格値を越えない状 態で,製品をご使用ください。 DC 特性と AC 特性に示す規格や条件が,製品の正常動作,品質保証の範囲です。 3. ハイ・インピーダンスとなる端子で出力の衝突を避けるタイミング設計をした外部回路では直結可能です。 備考 ...

Page 117

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 容 量 = 25℃ ( DD1 DD REF0 項 目 略 号 入出力容量 動作条件 = ...

Page 118

( DD1 = V) SS 発振子 推奨回路 セラミック 発振子 水晶振動子 注 1. 発振回路の特性だけを示すものです。 ★ 2. OSTS レジスタで設定可能な最小時間です。 3. OSTS レジスタの設定によって値が異なります。 4. フラッシュ・メモリのセットアップに必要な時間です。OSTS ...

Page 119

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 サブクロック発振回路特性 = −40∼+125℃ ( DD1 = V) SS 発振子 推奨回路 RC発振子 XT1 XT2 注 1. 発振回路の特性だけを示すものです。 CPU 動作クロックについては, 特性を参照してください。 2. ...

Page 120

PLL 特性 = −40∼+125℃ ( DD1 = V) SS 項 目 略 号 f 入力周波数 出力周波数 ロック時間 PLL SSCG 特性 = ...

Page 121

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 電圧レギュレータ特性 = −40∼+125℃ ( DD1 項 目 略 号 入力電圧 DD DD1 V 出力電圧 出力電圧安定時間 ・V REG ・REGC端子にC = ...

Page 122

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 特性 (1)入出力レベル = −40∼+125℃, ( DD1 = AV =0 V) SS 項 目 略 号 V P04, P30, P31, P34, P36-P39, P40, P63-P69, ハイ・レベル入力電圧 ...

Page 123

( DD1 = V) SS 項 目 略 号 ハイ・レベル入力リーク電流 I LIH1 ロウ・レベル入力リーク電流 I LIL1 ハイ・レベル出力リーク電流 I LOH1 ロウ・レベル出力リーク電流 I LOL1 注 FLMD0 端子の入力リーク電流は次のとおりです ハイ・レベル入力リーク電流 :5.0 ロウ・レベル入力リーク電流 :−5.0 ...

Page 124

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 (3)電源電流 μ PD70F3381, 70F3382)(1/3) 電源電流( = −40∼+125℃ ( DD1 = V) SS 項目 略号 I 電源 通常 全周辺 DD1 1 注 電流 動作 機能 ...

Page 125

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3381, 70F3382)(2/3) 電源電流( = −40∼+125℃ ( DD1 = V) SS 項目 略号 I HALT 電源 全周辺 DD2 1 注 電流 モード 機能 7 ...

Page 126

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3381, 70F3382)(3/3) 電源電流( = −40∼+125℃ ( DD1 = V) SS 項目 略号 I IDLE2 電源 − DD4 1 注 電流 モード I サブク ...

Page 127

の電流の合計です(全ポート停止時)。AV DD DD1 DD DD 抵抗を通過する電流を含むポート・バッファの電流は含みません。 2. セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時を除く。 セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時は,次の値を MAX.値に加えてく ださい。 ★ 加算値: (セルフ・プログラミング・モード時) (PLL 停止時):14−(0.33×fxx/2+0.1)×2 [mA] (PLL 動作時):14×(0.18×fxx/2+3.0)×2 [mA] (データ・フラッシュ書き換え時) (PLL 停止時):7−(0.18×f (PLL 動作時):7−(0.18×f 3. メイン・クロック発振回路停止時。 4. サブクロック発振回路未使用時。 5. ...

Page 128

PD70F3381, 70F3382) 電源電流(参考算出式)( = −40∼+125℃ ( DD1 = V) SS 項目 略号 I 電源 通常 全周辺 DD1 1 注 電流 動作 機能動作 モード 注 全周辺 機能停止 I ...

Page 129

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 注 の電流の合計です(全ポート停止時)。AV DD DD1 DD DD 抵抗を通過する電流を含むポート・バッファの電流は含みません。 2. セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時を除く。 セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時は,次の値を MAX.値に加えて ください。 加算値: (セルフ・プログラミング・モード時) (PLL 停止時):14−(0.33×fxx/2+0.1)×2 [mA (PLL 動作時):14×(0.18×fxx/2+3.0)×2 [mA (データ・フラッシュ書き換え時) (PLL ...

Page 130

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3379, 70F3380)(1/3) 電源電流( = −40∼+125℃ ( DD1 = V) SS 項目 略号 I 電源 通常 全周辺 DD1 1 注 電流 動作 機能 モード ...

Page 131

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3379, 70F3380)(2/3) 電源電流( = −40∼+125℃ ( DD1 = V) SS 項目 略号 I HALT 電源 全周辺 DD2 1 注 電流 モード 機能 7 ...

Page 132

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3379, 70F3380)(3/3) 電源電流( = −40∼+125℃ ( DD1 = V) SS 項目 略号 I IDLE2 電源 − DD4 1 注 電流 モード I サブク ...

Page 133

の電流の合計です(全ポート停止時)。AV DD DD1 DD DD 抵抗を通過する電流を含むポート・バッファの電流は含みません。 2. セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時を除く。 セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時は,次の値を MAX.値に加えてく ださい。 ★ 加算値: (セルフ・プログラミング・モード時) (PLL 停止時):14−(0.33×fxx/2+0.1)×2 [mA] (PLL 動作時):14×(0.18×fxx/2+3.0)×2 [mA] (データ・フラッシュ書き換え時) (PLL 停止時):7−(0.18×f (PLL 動作時):7−(0.18×f 3. メイン・クロック発振回路停止時。 4. サブクロック発振回路未使用時。 5. ...

Page 134

PD70F3379, 70F3380) 電源電流(参考算出式)( = −40∼+125℃ ( DD1 = V) SS 項目 略号 I 電源 通常 全周辺 DD1 1 注 電流 動作 機能動作 モード 注 全周辺 機能停止 I ...

Page 135

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 注 の電流の合計です(全ポート停止時)。AV DD DD1 DD DD 抵抗を通過する電流を含むポート・バッファの電流は含みません。 2. セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時を除く。 セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時は,次の値を MAX.値に加えて ください。 加算値: (セルフ・プログラミング・モード時) (PLL 停止時):14−(0.33×fxx/2+0.1)×2 [mA (PLL 動作時):14×(0.18×fxx/2+3.0)×2 [mA (データ・フラッシュ書き換え時) (PLL ...

Page 136

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3378)(1/3) 電源電流( = −40∼+125℃ ( DD1 = V) SS 項目 略号 I 電源 通常 全周辺 DD1 1 注 電流 動作 機能 モード 動作 ...

Page 137

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3378)(2/3) 電源電流( = −40∼+125℃ ( DD1 = V) SS 項目 略号 I HALT 電源 全周辺 DD2 1 注 電流 モード 機能 7 注 ...

Page 138

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 μ PD70F3378)(3/3) 電源電流( = −40∼+125℃ ( DD1 = V) SS 項目 略号 I IDLE2 電源 − DD4 1 注 電流 モード I サブク − ...

Page 139

の電流の合計です(全ポート停止時)。AV DD DD1 DD DD 抵抗を通過する電流を含むポート・バッファの電流は含みません。 2. セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時を除く。 セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時は,次の値を MAX.値に加えてく ださい。 ★ 加算値: (セルフ・プログラミング・モード時) (PLL 停止時):7−(0.33×f (PLL 動作時):7−(0.18×f (データ・フラッシュ書き換え時) (PLL 停止時):7−(0.18×f (PLL 動作時):7−(0.18×f 3. メイン・クロック発振回路停止時。 4. サブクロック発振回路未使用時。 5. POC 動作,低速内蔵発振器動作,高速内蔵発振器停止時。 ...

Page 140

PD70F3378) 電源電流(参考算出式)( = −40∼+125℃ ( DD1 = V) SS 項目 略号 I 電源 通常 全周辺 DD1 1 注 電流 動作 機能動作 モード 注 全周辺 機能停止 I HALT ...

Page 141

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 注 の電流の合計です(全ポート停止時)。AV DD DD1 DD DD 抵抗を通過する電流を含むポート・バッファの電流は含みません。 2. セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時を除く。 セルフ・プログラミング・モード時およびデータ・フラッシュの書き換え時は,次の値を MAX.値に加えて ください。 加算値: (セルフ・プログラミング・モード時) (PLL 停止時):7−(0.33× (PLL 動作時):7−(0.18× (データ・フラッシュ書き換え時) (PLL 停止時):7−(0.18×f f ...

Page 142

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 データ保持特性 STOPモード時 = −40∼+125℃ ( DD1 項 目 略 号 V データ保持電圧 DDDR I データ保持電流 DDDR t 電源電圧立ち上がり時間 RVD t 電源電圧立ち下がり時間 FVD t 電源電圧保持時間 ...

Page 143

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 特性 AC テスト入力測定点( DD1 REF0 (MIN (MAX テスト出力測定点 (MIN (MAX.) 負荷条件 注意 ...

Page 144

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 (1)CLKOUT 出力タイミング = −40∼+125℃ ( DD1 = pF) 項 目 略 号 t 3.5 V≦V 出力周期 CYK 4.0 ...

Page 145

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 (2)バス・タイミング (a)CLKOUT 非同期:マルチプレクス・バス・モード時 = −40∼+125℃ ( DD1 = pF) 項 目 t アドレス設定時間(対ASTB↓) SAST t アドレス保持時間(対ASTB↓) HSTA ¯¯¯ ...

Page 146

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 注意 動作周波数が高い場合, ウエイト・バス・サイクルがなくてはアクセスできません。 データのウエイト (n), アドレス・セットアップ・ウエイト(t 例)CPUクロック(f )周波数によるウエイト設定について CPU μ PD70F3378 ・ 31.25 ns≦1/f <40 ns :アドレス・セットアップ・ウエイトを設定して使用 CPU μ PD70F3378以外 ・ 30 ns≦1/f <40 ns :アドレス・セットアップ・ウエイトを設定して使用 CPU 20.8 ns≦1/f <30 ns :アドレス・セットアップ・ウエイトおよびアドレス・ホールド・ウエイトを CPU 20.8 ...

Page 147

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 リード・サイクル(CLKOUT 同期/非同期,1 ウエイト):マルチプレクス・バス・モード時 T1 CLKOUT(出力) t DKA CS0 - CS3(出力) AD0-AD15(入出力) アドレス t DKST t SAST ASTB(出力) t WSTH RD(出力) WAIT(入力) ¯¯¯¯ , WR1 ¯¯¯¯ はハイ・レベル。 備考 WR0 T2 TW ...

Page 148

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 ライト・サイクル(CLKOUT 同期/非同期,1 ウエイト):マルチプレクス・バス・モード時 T1 CLKOUT(出力) t DKA CS0 - CS3(出力) AD0-AD15(入出力) アドレス t DKST t SAST ASTB(出力) t WSTH WR0(出力) , WR1(出力) WAIT(入力) ¯¯¯ はハイ・レベル。 備考 RD 148 T2 TW ...

Page 149

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 バス・ホールド:マルチプレクス・バス・モード時 T2 CLKOUT(出力) SHQK HKHQ HLDRQ(入力) HLDAK(出力) AD0-AD15(入出力) CS0 - CS3(出力) ASTB(出力) RD(出力) , WR0(出力) , WR1(出力) DKHA t DHQHA1 t DKF データ・シート(暫定) U18608JJ2V0DS ...

Page 150

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 (3)基本動作 (a)リセット,割り込みタイミング = −40∼+125℃ ( DD1 = pF) 項 目 略 号 ¯¯¯¯¯¯ 入力ロウ・レベル幅 RESET t WRSL NMI入力ハイ・レベル幅 ...

Page 151

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 (b)キー・リターン・タイミング = −40∼+125℃ ( DD1 = pF) 項 目 略 号 KRn入力ハイ・レベル幅 t WKRH KRn入力ロウ・レベル幅 t WKRL KRn(入力) ...

Page 152

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 (d)CSI タイミング マスタ・モード = −40∼+125℃ ( DD1 = pF) 項 目 SCKBnサイクル・タイム SCKBnハイ・レベル幅 SCKBnロウ・レベル幅 SIBn設定時間(対SCKBn↑) SIBn保持時間(対SCKBn↑) SCKBn↓→SOBn出力遅延時間 スレーブ・モード ...

Page 153

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 (e)UART タイミング = −40∼+125℃ ( DD1 = pF) 項 目 通信レート ASCK0周波数 タイミング (f)I = −40∼+125℃, ...

Page 154

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 2 I Cバス・モード <103> SCL00(入出力) <109> <102> SDA00(入出力) <101> ストップ・ スタート・ コンディション コンディション (g)CAN タイミング = −40∼+125℃ ( DD1 = ...

Page 155

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 A/D コンバータ = −40∼+125℃ ( DD1 = pF) 項 目 略 号 分解能 1 注 ...

Page 156

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 POC 回路特性 = −40∼+125℃ ( DD1 項 目 略 号 V 検出電圧 POC0 t 電源立ち上げ時間 PTH 1 注 t 応答時間1 PTHD 2 注 t ...

Page 157

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 LVI 回路特性 = −40∼+125℃ ( DD1 = pF) 項 目 略 号 V 検出電圧 LVI0 ...

Page 158

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 RAM 保持フラグ特性 = −40∼+125℃ ( DD1 = pF) 項 目 略 号 V 検出電圧 RAMH ...

Page 159

( DD1 pF) L 項 目 略 号 f 動作周波数 CPU V 電源電圧 書き換え回数 WRT V ハイ・レベル入力電圧 ロウ・レベル入力電圧 IL ★ ...

Page 160

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 FLMD0 FLMD1 RESET(入力) 160 ...

Page 161

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 4. 外 形 図 144-PIN PLASTIC LQFP (FINE PITCH) (20x20 108 109 144 NOTE Each lead centerline is located within 0.08mm of its true position ...

Page 162

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 〔メ モ〕 162 データ・シート(暫定) U18608JJ2V0DS ...

Page 163

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 CMOSデバイスの一般的注意事項  ① 入力端子の印加波形  入力ノイズや反射波による波形歪みは誤動作の原因になりますので注意してください。  CMOSデバイスの入力がノイズなどに起因して,V まるような場合は,誤動作を引き起こす恐れがあります。入力レベルが固定な場合はもちろん,V (MAX.)からV (MIN.)までの領域を通過する遷移期間中にチャタリングノイズ等が入らないよ IH うご使用ください。  ② 未使用入力の処理  CMOSデバイスの未使用端子の入力レベルは固定してください。  未使用端子入力については,CMOSデバイスの入力に何も接続しない状態で動作させるのではな く,プルアップかプルダウンによって入力レベルを固定してください。また,未使用の入出力端子 が出力となる可能性(タイミングは規定しません)を考慮すると,個別に抵抗を介してV GNDに接続することが有効です。  資料中に 「未使用端子の処理」 について記載のある製品については,その内容を守ってください。  ③ 静電気対策  MOSデバイス取り扱いの際は静電気防止を心がけてください。  MOSデバイスは強い静電気によってゲート絶縁破壊を生じることがあります。運搬や保存の際に は,当社が出荷梱包に使用している導電性のトレーやマガジン・ケース,または導電性の緩衝材, 金属ケースなどを利用し,組み立て工程にはアースを施してください。プラスチック板上に放置し たり,端子を触ったりしないでください。  また,MOSデバイスを実装したボードについても同様の扱いをしてください。  ④ 初期化以前の状態  電源投入時,MOSデバイスの初期状態は不定です。  電源投入時の端子の出力状態や入出力設定,レジスタ内容などは保証しておりません。ただし, リセット動作やモード設定で定義している項目については,これらの動作ののちに保証の対象とな ります。  リセット機能を持つデバイスの電源投入後は,まずリセット動作を実行してください。  ⑤ 電源投入切断順序  内部動作および外部インタフェースで異なる電源を使用するデバイスの場合,原則として内部電 源を投入した後に外部電源を投入してください。切断の際には,原則として外部電源を切断した後 ...

Page 164

PD70F3378, 70F3379, 70F3380, 70F3381, 70F3382 • 本資料は,この製品の企画段階で作成していますので,予告なしに内容を変更することがあります。 また本資料で扱う製品の製品化を中止することがあります。 • 文書による当社の事前の承諾なしに本資料の転載複製を禁じます。当社は,本資料の誤りに関し,一 切その責を負いません。 • 当社は,本資料に掲載された当社製品の使用に関連し発生した第三者の特許権,著作権その他の知的 財産権の侵害等に関し,一切その責を負いません。当社は,本資料に基づき当社または第三者の特許 権,著作権その他の知的財産権を何ら許諾するものではありません。 • 本資料に記載された回路,ソフトウエアおよびこれらに関連する情報は,半導体製品の動作例,応用 例を説明するものです。お客様の機器の設計において,回路,ソフトウエアおよびこれらに関連する 情報を使用する場合には,お客様の責任において行ってください。これらの使用に起因しお客様また は第三者に生じた損害に関し,当社は,一切その責を負いません。 • 当社は,当社製品の品質,信頼性の向上に努めておりますが,当社製品の不具合が完全に発生しない ことを保証するものではありません。また,当社製品は耐放射線設計については行っておりません。 当社製品をお客様の機器にご使用の際には,当社製品の不具合の結果として,生命,身体および財産 に対する損害や社会的損害を生じさせないよう,お客様の責任において冗長設計,延焼対策設計,誤 動作防止設計等の安全設計を行ってください。 • 当社は,当社製品の品質水準を「標準水準」,「特別水準」およびお客様に品質保証プログラムを指 定していただく「特定水準」に分類しております。また,各品質水準は,以下に示す用途に製品が使 われることを意図しておりますので,当社製品の品質水準をご確認ください。  標準水準:コンピュータ,OA機器,通信機器,計測機器,AV機器,家電,工作機械,パーソナル 機器,産業用ロボット  特別水準:輸送機器(自動車,電車,船舶等),交通用信号機器,防災・防犯装置,各種安全装置, 生命維持を目的として設計されていない医療機器  特定水準:航空機器,航空宇宙機器,海底中継機器,原子力制御システム,生命維持のための医療 機器,生命維持のための装置またはシステム等 当社製品のデータ・シート,データ・ブック等の資料で特に品質水準の表示がない場合は,標準水準 製品であることを表します。意図されていない用途で当社製品の使用をお客様が希望する場合には, 事前に当社販売窓口までお問い合わせください。 ...

Related keywords