is43dr16320b-3dbi Integrated Silicon Solution, Inc., is43dr16320b-3dbi Datasheet - Page 5

no-image

is43dr16320b-3dbi

Manufacturer Part Number
is43dr16320b-3dbi
Description
512mb X8, X16 Ddr2 Sdram
Manufacturer
Integrated Silicon Solution, Inc.
Datasheet
additive CAS latency, ODT (On Die Termination), single‐ended strobe, and OCD (off chip driver impedance adjustment) are also user 
defined variables and must be programmed with an Extended Mode Register Set (EMRS) command. Contents of the Mode Register 
contents can be changed using the same command and clock cycle requirements during normal operation as long as all banks are in 
the precharge state. The mode register is divided into various fields depending on functionality. Burst length is defined by A0 ‐ A2 
with options of 4 and 8 bit burst lengths. The burst length decodes are compatible with DDR SDRAM. Burst address sequence type is 
defined by A3; CAS latency is defined by A4 ‐ A6. The DDR2 doesn’t support half clock latency mode. A7 is used for test mode. A8 is 
used for DLL reset. A7 must be set to LOW for normal MRS operation. Write recovery time tWR is defined by A9 ‐ A11. Refer to the 
IS43DR86400B, IS43/46DR16320B  
Initialization Sequence after Power‐Up Diagram 
Programming the Mode Register and Extended Mode Registers 
For  application  flexibility,  burst  length,  burst  type,  CAS#  latency,  DLL  reset  function,  write  recovery  time  (WR)  are  user  defined 
variables and must be programmed with a Mode Register Set (MRS) command. Additionally, DLL disable function, driver impedance, 
(MR) or Extended Mode Registers EMR[1] and EMR[2] can be altered by re‐executing the MRS or EMRS Commands. Even if the user 
chooses  to  modify  only  a  subset  of  the  MR,  EMR[1],  or  EMR[2]  variables,  all  variables  within  the  addressed  register  must  be 
redefined when the MRS or EMRS commands are issued. The x16 option does not have A13, so all references to this address can be 
ignored for this option. 
 
MRS, EMRS and Reset DLL do not affect memory array contents, which mean re‐initialization including those can be executed at any 
time after power‐up without affecting memory array contents. 
DDR2 Mode Register (MR) Setting  
The  mode  register  stores  the  data  for  controlling  the  various  operating  modes  of  DDR2  SDRAM.  It  controls  CAS#  latency,  burst 
length, burst sequence, DLL reset, tWR, and active power down exit time to make DDR2 SDRAM useful for various applications. The 
default value of the mode register is not defined, therefore the mode register must be written after power‐up for proper operation. 
The mode register is written by asserting LOW on CS#, RAS#, CAS#, WE#, BA0 and BA1, while controlling the state of address pins A0 
– A13. The DDR2 SDRAM should be in all bank precharge with CKE already HIGH prior to writing into the mode register. The mode 
register  set  command  cycle  time  (tMRD)  is  required  to  complete  the  write  operation  to  the  mode  register.  The  mode  register 
table for specific codes. 
Integrated Silicon Solution, Inc. – www.issi.com –
Rev. 00B, 12/11/2009
Command
ODT
CK#
CK
tCH
tIS
NOP
400ns
~
~
~
~
tCL
PRE
ALL
Enable
DLL
tRP
~
~
~
~
EMRS
tMRD
Reset
DLL
~
~
~
~
MRS
tMRD
~
~
~
~
PRE
ALL
tRP
~
~
~
~
REF
~
~
~
~
Minimum 200 Cycles
tRFC
~
~
~
~
REF
tRFC
~
~
~
~
MRS
Default
tMRD
OCD
~
~
~
~
EMRS
Follow OCD
Flowchart
Mode Exit
OCD Cal.
~
~
~
~
EMRS
tOIT
~
~
~
~
tIS
Com
Any
5

Related parts for is43dr16320b-3dbi