is43dr16320-3dbli Integrated Silicon Solution, Inc., is43dr16320-3dbli Datasheet - Page 7

no-image

is43dr16320-3dbli

Manufacturer Part Number
is43dr16320-3dbli
Description
512mb X8, X16 Ddr2 Sdram
Manufacturer
Integrated Silicon Solution, Inc.
Datasheet
Therefore, the extended mode register must be programmed during initialization for proper operation. The extended mode register 
bank precharge state with CKE already HIGH prior to writing into extended mode register 2. The mode register set command cycle 
IS43DR86400, IS43/46DR16320  
DLL Enable/Disable 
The DLL must be enabled for normal operation. DLL enable is required during power up initialization, and upon returning to normal 
operation after having the DLL disabled. The DLL is automatically disabled when entering self refresh operation and is automatically 
re‐enabled upon exit of self refresh operation. Any time the DLL is enabled (and subsequently reset), 200 clock cycles must occur 
before a Read command can be issued to allow time for the internal clock to be synchronized with the external clock. Failing to wait 
for synchronization to occur may result in a violation of the tAC or tDQSCK parameters. 
Extended Mode Register 1(EMR[1]) Diagram 
Notes: 
1.
2.
3.
4.
DDR2 Extended Mode Register 2 (EMR[2]) Setting 
The extended mode register 2 controls refresh related features. The default value of the extended mode register 2 is not defined. 
2 is written by asserting LOW on CS, RAS, CAS, WE, BA0, and BA1, while controlling pins A0‐A13. The DDR2 SDRAM should be in all 
Integrated Silicon Solution, Inc. – www.issi.com –
Rev. 00A, 11/17/2009
Address 
A13
Field
BA1
BA0
A12
A11
A10
A7
A6
A5
A4
A3
A1
A9
A8
A2
A0
A13 is reserved for future use and must be set to 0 when programming the EMR[1]. 
If RDQS is enabled, the DM function is disabled. RDQS is active for reads and don’t care for writes. The x16 option does not support RDQS. This must be set to 0 
when programming the EMR[1] for the x16 option. 
When Adjust mode is issued, AL from previously set value must be applied. 
After setting to default, OCD calibration mode needs to be exited by setting A9‐A7 to 000. 
(1)
Program
Register
Additive 
Latency
Mode 
RDQS
DQS#
D.I.C
Qoff
OCD 
DLL
Rtt
Rtt
0
1
0
A11
A12
A10
A9
A5
A1
0
1
0
1
0
1
0
0
0
1
1
0
0
0
0
1
1
1
1
0
1
(2)
A8
A4
RDQS Enable
0
0
1
0
1
0
0
1
1
0
0
1
1
Output buffer enabled
Ouput buffer disabled
Output Drive Impedance Control
Disable
Disable
Enable
Enable
DQS#
Normal Strength (100%)
Reduced strength (60%)
Qoff
A7
A3
0
1
0
0
1
0
1
0
1
0
1
0
1
(RDQS)
Additive Latency
A11 
0
0
1
1
OCD Calibration mode exit; maintain setting
Reserved
Reserved
0
1
2
3
4
5
(DQS#)
A10 
OCD Calibration default
OCD Calibration Program
0
1
0
1
Adjust mode
RDQS/DM
Drive(1)
Drive(0)
RDQS
RDQS
DM
DM
Strobe Function Matrix
(3)
RDQS#
RDQS#
Hi‐Z
Hi‐Z
Hi‐Z
A6
A0
(4)
0
0
1
1
0
1
DQS
DQS
DQS
DQS
DQS
A2
0
1
0
1
DLL enable
Disable
Enable
DQS#
DQS#
DQS#
Hi‐Z
Hi‐Z
Rtt(NOMINAL)
O
DT
150 ohms
7  ohms
5  ohms
5
0
 Disabled
7

Related parts for is43dr16320-3dbli