CS1180 chipsea, CS1180 Datasheet - Page 13

no-image

CS1180

Manufacturer Part Number
CS1180
Description
CS1180
Manufacturer
chipsea
Datasheet

Available stocks

Company
Part Number
Manufacturer
Quantity
Price
Part Number:
CS1180S
Manufacturer:
CHIPSEA
Quantity:
20 000
www.DataSheet4U.com
3 CS1180 功能模块描述
3.1.
抗时,可以使能模拟输入缓冲器,此时可以将输入阻抗提高约到 5GΩ。
冲器使能,有效提高输入阻抗。
=1 时,增加约 50uA 电流,而 PGA=128 时,增加的电流则达 150uA。
AGND+0.3V~AVDD-1.5V。
3.2.
PGA 可以提高有效转换精度。例如,PGA=1,5V 满幅模数转换,有效识别电压为 4.7uV,但
如果 PGA=128,39mV 满幅模数转换时,可最小可以识别 75nV 输入电压。
3.3.
(ACR 寄存器的 bit 5)控制,具体如下表所示:
晶振频率
(MHz)
2.4576
4.9152
3.4.
模数转换器增益校正(Gain calibration)。在进行纠正时,DRDY 维持为高,表示现在 AD 转
换的结果不可用。
数转换的正确。
后的第一个输出数据由于内部电路工作的延时导致不正确,不能作为正常模数转换数据。第二
个转换输出数据是正常的,可以使用。
3.3.1
入信号后进行。系统校正指令包括 OCALSYS、GCALSYS,其中 OCALSYS 进行偏移误差校
正,GCALSYS 进行增益误差校正,偏移误差校正、增益误差校正分别在 8 个 TDADA 数据周
期内完成。
在没有使能模拟输入缓冲器(Buffer)时,输入阻抗约 5MΩ/PGA。当系统要求较高的输入阻
缓冲器的使能信号可以由内部寄存器 ACR 控制。当 ACR 寄存器的 BUF 为高时,输入缓
如果使能缓冲器,芯片增加额外的功率消耗。消耗功率的大小与 PGA 的增益有关,PGA
当开启缓冲器后,对输入信号的范围有所要求,此时要求输入信号的范围为
在芯片重新上电、外部环境温度改变、增益(PGA)改变后必须进行误差校正,以保证模
完成校正后 DRDY 管脚变低,即 DRDY
芯片校正是指芯片系统校正,校正包括模数转换器偏移误差校正(Offset calibration)、
系统校正可以校正芯片内部及系统的偏移误差和增益误差,校正必须要求输入正确的输
内部的电压增益放大器可以编程配置增益为 1,2,4,8,16,32,64,128。通过使用
CS1180 的调制器是单环回、2 阶Σ-Δ调制器,调制器的采样频率可以通过 SPEED
系统校正(System Calibration)
输入模拟缓冲器(Buffer)
可编程增益放大器(PGA)
调制器(Modulator)
误差校正(Calibration)
SPEED
0
1
0
1
ADC 采样频率
(KHz)
19.200
9.600
38.400
19.200
表8 调制器采样频率表
C
C
S
S
1
1
1
1
数据输出速率(Hz)
DR = 00
15
7.5
30
15
8
8
0
0
输出低电平时表示芯片已经完成校正。校正完成
DR = 01
7.5
3.75
15
7.5
DR = 10
3.75
1.875
7.5
3.75
陷波频率
(Hz)
50/60
25/30
100/120
50/60
1
1
3
3
-
-
2
2
5
5

Related parts for CS1180