Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
MOTOROLA
SEMICONDUCTOR TECHNICAL DATA
4-Bit D-Type Register
with Three-State Outputs
synchronously from a common clock. OR gated output–disable inputs force
the outputs into a high–impedance state for use in bus organized systems.
OR gated data–disable inputs cause the Q outputs to be fed back to the D
inputs of the flip–flops. Thus they are inhibited from changing state while the
clocking process remains undisturbed. An asynchronous master root is
provided to clear all four flip–flops simultaneously independent of the clock
or disable inputs.
* Maximum Ratings are those values beyond which damage to the device may occur.
†Temperature Derating:
REV 3
1/94
MAXIMUM RATINGS*
V in , V out
Symbol
MOTOROLA CMOS LOGIC DATA
I in , I out
The MC14076B 4–Bit Register consists of four D–type flip–flops operating
Motorola, Inc. 1995
V DD
Three–State Outputs with Gated Control Lines
Fully Independent Clock Allows Unrestricted Operation for the Two
Modes: Parallel Load and Do Nothing
Asynchronous Master Reset
Four Bus Buffer Registers
Supply Voltage Range = 3.0 Vdc to 18 Vdc
Capable of Driving Two Low–Power TTL Loads or One Low–Power
Schottky TTL Load Over the Rated Temperature Range
T stg
P D
T L
Plastic “P and D/DW” Packages: – 7.0 mW/ _ C From 65 _ C To 125 _ C
Ceramic “L” Packages: – 12 mW/ _ C From 100 _ C To 125 _ C
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
When either output disable A or B (or both) is (are) high the
output is disabled to the high–impedance state; however
sequential operation of the flip–flops is not affected.
X = Don’t Care.
DC Supply Voltage
Input or Output Voltage (DC or Transient)
Input or Output Current (DC or Transient),
per Pin
Power Dissipation, per Package†
Storage Temperature
Lead Temperature (8–Second Soldering)
Reset
Reset
1
0
0
0
0
0
Clock
Clock
X
(Voltages Referenced to V SS )
0
Parameter
FUNCTION TABLE
Inputs
Data Disable
A
X
X
X
1
0
0
B
X
X
X
1
0
0
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Data
Data
D
D
X
X
X
X
0
1
– 0.5 to V DD + 0.5
– 0.5 to + 18.0
– 65 to + 150
Value
Output
Output
Output
500
260
Q n
Q n
Q n
10
Q
Q
Q
0
0
1
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Unit
mW
mA
_ C
_ C
V
V
MC14071B thru MC14073B,
MC14075B
T A = – 55 to 125 C for all packages.
15
14
13
12
10
11
ORDERING INFORMATION
MC14XXXBCP
MC14XXXBCL
MC14XXXBD
9
7
2
1
MC14076B
BLOCK DIAGRAM
RESET
D0
D1
D2
D3
B
A
CLOCK
B
A
V DD = PIN 16
DATA
DISABLE
OUTPUT
DISABLE
V SS = PIN 8
See Page 6-5
CASE 751B
CERAMIC
CASE 620
CASE 648
D SUFFIX
L SUFFIX
P SUFFIX
PLASTIC
Plastic
Ceramic
SOIC
Q0
Q1
Q2
Q3
SOIC
MC14076B
3
4
5
6
1