ZEN1501F Zenic, ZEN1501F Datasheet

no-image

ZEN1501F

Manufacturer Part Number
ZEN1501F
Description
Memory Controller
Manufacturer
Zenic
Datasheet
www.DataSheet4U.com
1.概
PUです。このCPUをコアにしてMMUとキャッシュメモリをまとめて、1チップにしたASSP
がARM610/710aです。
求ステータス信号を元に外部でメモリ制御を行う必要があります。
およびI/Oを直接接続できるようにします。CPUの動作クロックと各メモリの速度にあわせて、
WAIT数の調整も可能です。
れるROMのために64Kバイト単位で設定可能なアドレスデコード回路を内蔵し、ベクタ領域から
切り放しもできます。I/Oページやその他のメモリのマッピングを行う設定可能なアドレスデコー
ダを4個持っています。それぞれ64Kバイト単位で4Gバイトの空間に配置できます。
ャンネル単位で設定できます。
おり、IrDA等に対応することができます。
(*1)
英国Advanced RISC Machines Ltd.開発の小型、低消費電力、高性能、低価格を特徴とするRISC型マイクロプロセッ
サです。
国内外十数社がライセンス導入しており、国内ではシャープ、旭化成マイクロシステムズ、NEC、沖電気、ヤマハ、
ロームなどです。(1996年11月現在)
ARM610、710aとしては、現在国内ではシャープ社のLH74610、LH77710A、VTI社のVY86
C610、VY86C710Aなどが入手可能です。
本製品はシャープ社のLH74610、LH77710Aについて動作確認を行っております。
ZEN1501F
ARM610/710aのメモリインタフェースはタイミング信号がないため、CPUのメモリ要
ZEN1501F
DRAMは最大256Mバイトまでの制御が可能で、リフレッシュも行います。IPLとして使わ
6つのマッピングブロック単位でWAIT数の設定が可能です。
内部レジスタのアドレスも再配置可能です。
この他、8チャンネルの割り込み入力を持っていて、割り込みレベル、エッジ選択、使用許可をチ
メモリ制御機能の他に通信機能を内蔵しています。UART(82C50相当)を1ch内蔵して
ARMについて
ARM用メモリコントロールIC
は、ARM
はARM610/710aのメモリ制御を行って、DRAM、ROM、SRAM
*1
用メモリコントロールICです。ARMはRISC型32ビットC
- 1 -
ZEN1501F
(Z1501G97)ZENIC Inc.

Related parts for ZEN1501F

ZEN1501F Summary of contents

Page 1

... Inc. ...

Page 2

... PARTNER-ET Model-30 (*1) 8ch 1ch 1ch (割り込み割り当て可能) 8ビット *1 ZEN1501F (Z1501G97)ZENIC Inc. ...

Page 3

... Inc ROMRD Vcc SCLK GND WR RD LA2 LA3 LA4 LA5 LA6 LA7 GND LA8 LA9 LA10 LA11 ...

Page 4

... RTS,DTR CTS,DSR,DCD,RI RESO,TIMOUT RA0 ∼ RA11 W RAS0 ∼ RAS3 CAS0 ∼ CAS3 RD WR STB R/W BS0 ∼ BS3 ACK INT0 ∼ INT7 NMI (ROMインサーキット デバッガ信号) (Z1501G97)ZENIC Inc. ...

Page 5

... Inc. ...

Page 6

... Inc. ...

Page 7

... LowでROMインサーキットデバッガよりのブレーク信号を有 効にします。 ZEN1501F 機 能 (Z1501G97)ZENIC Inc. ...

Page 8

... Inc. ...

Page 9

... Inc. 0 ...

Page 10

... RESET コマンド 設定 ステータス 設定禁止 ID & VERSION を参照願います。 (Z1501G97)ZENIC Inc. 設定 設定 ...

Page 11

... Inc. ...

Page 12

... Reserved MPR8 (下位アドレス:20) デコードアドレス (Z1501G97)ZENIC Inc. ∼ ...

Page 13

... Inc. ...

Page 14

... Inc. を参照して ...

Page 15

... Inc. ...

Page 16

... RHW 1.5 0.5 0 0.5 1 0.5 0.5 0.5 2 2.5 0.5 0 0.5 2 0.5 0.5 0.5 3 3.5 0.5 0 0.5 3 0.5 0.5 0.5 4 4.5 0.5 0 0.5 4 0.5 0.5 0.5 5 5.5 0.5 0 0.5 5 0.5 0.5 0.5 6 6.5 0.5 0 0.5 6 0.5 0.5 0.5 7 7.5 0.5 0 0.5 7 0.5 0.5 0.5 t RHW WHW (Z1501G97)ZENIC Inc. t WAIT WH WHW ...

Page 17

... WAIT RWH CAS CL CAH 0.5 0 0.5 1.0 0 0.5 0 1.5 2.0 1 0.5 0.5 1.0 1.5 1 0.5 0.5 2.0 2.5 2 0.5 0.5 3.0 3.5 3 CASアドレス RWH t t CAH CAH t t CAS CL (Z1501G97)ZENIC Inc. RWH ...

Page 18

... CWH RWH ) CY WAIT 0 ∼ ∼ ∼ ∼ 4 リード/ライト アクセス区間 アクセス区間 (Z1501G97)ZENIC Inc. ...

Page 19

... Inc. ...

Page 20

... Inc. ...

Page 21

... Inc. ...

Page 22

... Inc. ...

Page 23

... Inc. TIMR UART 外部NMI ...

Page 24

... Inc. ...

Page 25

... Inc. ...

Page 26

... Inc. ...

Page 27

... Inc. ...

Page 28

... Inc. ...

Page 29

... Inc. ...

Page 30

... Inc. ...

Page 31

... Inc. ...

Page 32

... DDCD TERI DDSR (DSR変化) (CTS変化) ビット3 ビット2 ビット1 (Z1501G97)ZENIC Inc. ビット0 データ・ ビット0 (LSB) データ・ ビット0 ビット0 ビ ...

Page 33

... Inc. ...

Page 34

... Inc. ...

Page 35

... DTR信号がアクティブ(Low)にセットされる。 表6−34 モデム制御レジスタ ZEN1501F 機 能 (Z1501G97)ZENIC Inc. ...

Page 36

... CTS信号が変化している。 表6−35 モデム・ステータス・レジスタ ZEN1501F 機 能 (Z1501G97)ZENIC Inc. ...

Page 37

... Inc. ...

Page 38

... Inc. ...

Page 39

... OE,PE,FE,BI LSRレジスタ読み出し レジスタ空 又はTHRレジスタ書込 (THRE) CTS,DSR,RI,DCD MSRレジスタ読み出し (Z1501G97)ZENIC Inc. ...

Page 40

... Inc. ...

Page 41

... Inc ...

Page 42

... Inc. ...

Page 43

... BSIZE=High時のROM領域に対する書込動作(BS0,BS1 ZEN1501F X X X X WA1 WA0 ADRR (下位アドレス:78) 出力値 0 1 0 1 (Z1501G97)ZENIC Inc. ...

Page 44

... V -10 +70 ℃ 最小 標準 最大 単位 適用 0 0 0.4 V 4.0 V 1.0 μ A 1.0 μ A 最小 標準 最大 単位 適用 30.0 μ A 150.0 mA 10.0 mA (Z1501G97)ZENIC Inc. 1 2 1 1 2 ...

Page 45

... Inc. ...

Page 46

... Inc. ...

Page 47

... MCLK INT7-0 NMI MCLK IRQ FIQ タイミング ZEN1501F (Z1501G97)ZENIC Inc. ...

Page 48

... MCLK LA23-2 BS3-0 ROME ROMRD タイミング モード) ZEN1501F (Z1501G97)ZENIC Inc. 29 ...

Page 49

... MCLK BS1-0 ROME WR STB タイミング(バス・サイジング ZEN1501F モード) (Z1501G97)ZENIC Inc. 23 ...

Page 50

... MCLK LA23-2 BS3-0 MAP3-0 R/W RD STB WR STB WAIT ZEN1501F (Z1501G97)ZENIC Inc. ...

Page 51

... MCLK W RAS3-0 CAS3-0 タイミング タイミング タイミング ZEN1501F (Z1501G97)ZENIC Inc. ...

Page 52

... MREQ WAIT MCLK RDG TCK MCLK INMII INMIO FIQ ZEN1501F (Z1501G97)ZENIC Inc. ...

Page 53

... (1.0) 0 パッケージ底面 (単位:mm) (Z1501G97)ZENIC Inc. ...

Page 54

... A0-31 RA0-11 R/W RAS0-3 B/W CAS0-3 W D0-16 MREQ WAIT LA2-23 ROME ABORT RD IRQ FIQ RESO MCLK MAP0-3 WR RESET - 54 - ZEN1501F DRAM ROM RAM I/O (Z1501G97)ZENIC Inc. ...

Page 55

... HM5117800 (日立) 2kリフレッシュ TC5117800 (東芝) TMS418160 (TI) ファーストページ TC5118160 (東芝) 1kリフレッシュ 2CAS 1WE (Z1501G97)ZENIC Inc. 様 ...

Page 56

... Inc. 1 2 3 4 5 9 9 ...

Page 57

... URL http://www.zenic.co.jp ZEN1501F E-mail:support@zenic.co.jp ...

Related keywords