hys64d64020gbdl-5-c Qimonda, hys64d64020gbdl-5-c Datasheet - Page 19

no-image

hys64d64020gbdl-5-c

Manufacturer Part Number
hys64d64020gbdl-5-c
Description
200-pin Small Outline Dual -in-line Memory Modules
Manufacturer
Qimonda
Datasheet
Rev. 1.21, 2007-01
03292006-F1IB-1I3E
Parameter
DQ output access time from
CK/CK
CK high-level width
Clock cycle time
CK low-level width
Auto precharge write recovery +
precharge time
DQ and DM input hold time
DQ and DM input pulse width
(each input)
DQS output access time from
CK/CK
DQS input low (high) pulse width
(write cycle)
DQS-DQ skew (DQS and
associated DQ signals)
Write command to 1
latching transition
DQ and DM input setup time
DQS falling edge hold time from
CK (write cycle)
DQS falling edge to CK setup time
(write cycle)
Clock Half Period
Data-out high-impedance time
from CK/CK
Address and control input hold
time
Control and Addr. input pulse
width (each input)
st
DQS
Symbol
t
t
t
t
t
t
t
t
t
t
t
t
t
t
t
t
t
t
AC
CH
CK
CL
DAL
DH
DIPW
DQSCK
DQSL,H
DQSQ
DQSS
DS
DSH
DSS
HP
HZ
IH
IPW
–5
DDR400B
Min.
–0.5
0.45
5
6
7.5
0.45
(
0.4
1.75
–0.6
0.35
0.72
0.4
0.2
0.2
Min. (
0.6
0.7
2.2
t
WR
/
t
AC Timing - Absolute Specifications for PC3200 and PC2700
CK
t
CL
)+(
,
t
CH
t
RP
)
/
t
19
CK
)
Max.
+0.5
0.55
8
12
12
0.55
+0.6
+0.40
1.25
+0.7
–6
DDR333
Min.
–0.7
0.45
6
6
7.5
0.45
0.45
1.75
–0.6
0.35
0.75
0.45
0.2
0.2
Min. (
–0.7
0.75
0.8
2.2
t
CL
,
Small Outline DDR SDRAM Modules
t
CH
)
HYS64D64020[H/G]BDL–[5/6]–C
Max.
+0.7
0.55
12
12
12
0.55
+0.6
+0.40
1.25
+0.7
Unit Note
ns
t
ns
ns
ns
t
t
ns
ns
ns
t
ns
t
ns
t
t
ns
ns
ns
ns
ns
Internet Data Sheet
CK
CK
CK
CK
CK
CK
CK
TABLE 13
Condition
2)3)4)5)
2)3)4)5)
CL = 3.0
2)3)4)5)
CL = 2.5
2)3)4)5)
CL = 2.0
2)3)4)5)
2)3)4)5)
2)3)4)5)6)
2)3)4)5)
2)3)4)5)6)
2)3)4)5)
2)3)4)5)
TFBGA
2)3)4)5)
2)3)4)5)
2)3)4)5)
2)3)4)5)
2)3)4)5)
2)3)4)5)
2)3)4)5)7)
Fast slew rate
3)4)5)6)8)
Slow slew
rate
2)3)4)5)9)
3)4)5)6)8)
1)
/ Test

Related parts for hys64d64020gbdl-5-c