mc54-74hc273a Freescale Semiconductor, Inc, mc54-74hc273a Datasheet

no-image

mc54-74hc273a

Manufacturer Part Number
mc54-74hc273a
Description
Octal Flip-flop With Common Clock Reset
Manufacturer
Freescale Semiconductor, Inc
Datasheet
Octal D Flip-Flop with
Common Clock and Reset
High–Performance Silicon–Gate CMOS
inputs are compatible with standard CMOS outputs; with pullup resistors,
they are compatible with LSTTL outputs.
inputs. Each flip–flop is loaded with a low–to–high transition of the Clock
input. Reset is asynchronous and active low.
2/97
MOTOROLA
SEMICONDUCTOR TECHNICAL DATA
Motorola, Inc. 1997
The MC54/74HC273A is identical in pinout to the LS273. The device
This device consists of eight D flip–flops with common Clock and Reset
Output Drive Capability: 10 LSTTL Loads
Outputs Directly Interface to CMOS, NMOS and TTL
Operating Voltage Range: 2.0 to 6.0 V
Low Input Current: 1.0 A
High Noise Immunity Characteristic of CMOS Devices
In Compliance with the Requirements Defined by JEDEC Standard
No. 7A
Chip Complexity: 264 FETs or 66 Equivalent Gates
INPUTS
Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î
* Equivalent to a two–input NAND gate.
DATA
Internal Gate Count*
Internal Gate Propagation Delay
Internal Gate Power Dissipation
Speed Power Product
CLOCK
RESET
D0
D1
D2
D3
D4
D5
D6
D7
Design Criteria
3
4
7
8
13
14
17
18
11
1
LOGIC DIAGRAM
3–1
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î
12
15
16
19
2
5
6
9
PIN 20 = V CC
PIN 10 = GND
Value
.0075
Q0
Q1
Q2
Q3
Q4
Q5
Q6
Q7
1.5
5.0
66
NONINVERTING
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
Î Î Î
OUTPUTS
Units
ea
ns
pJ
W
REV 7
MC54/74HC273A
20
20
20
20
Reset Clock
1
1
MC54HCXXXAJ
MC74HCXXXAN
MC74HCXXXADW
MC74HCXXXADT
RESET
H
H
H
H
L
ORDERING INFORMATION
GND
1
1
Q0
Q1
Q2
Q3
D0
D1
D2
D3
PIN ASSIGNMENT
FUNCTION TABLE
Inputs
X
L
1
2
3
4
5
6
7
8
9
10
D
H
X
L
X
X
CERAMIC PACKAGE
PLASTIC PACKAGE
TSSOP PACKAGE
SOIC PACKAGE
20
19
18
17
16
15
14
13
12
11
CASE 751D–04
CASE 948E–02
CASE 732–03
CASE 738–03
DW SUFFIX
DT SUFFIX
N SUFFIX
No Change
No Change
J SUFFIX
Ceramic
Plastic
SOIC
TSSOP
Output
V CC
Q7
D7
D6
Q6
Q5
D5
D4
Q4
CLOCK
Q
H
L
L

Related parts for mc54-74hc273a

mc54-74hc273a Summary of contents

Page 1

... Octal D Flip-Flop with Common Clock and Reset High–Performance Silicon–Gate CMOS The MC54/74HC273A is identical in pinout to the LS273. The device inputs are compatible with standard CMOS outputs; with pullup resistors, they are compatible with LSTTL outputs. This device consists of eight D flip–flops with common Clock and Reset inputs. Each flip– ...

Page 2

... MC54/74HC273A Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î MAXIMUM RATINGS* Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î ...

Page 3

... 3–3 MC54/74HC273A Î Î Î Î Î Î Î Î Î Î Î Î Guaranteed Limit Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î ...

Page 4

... MC54/74HC273A Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î TIMING REQUIREMENTS ( pF, Input 6.0 ns) Î ...

Page 5

... Q CLOCK V CC GND V CC EXPANDED LOGIC DIAGRAM GND DATA INPUTS 3–5 MC54/74HC273A V CC GND t rec V CC 50% GND Figure NONINVERTING ...

Page 6

... MC54/74HC273A SEATING PLANE –A– –T– SEATING PLANE –A– –B– 20X 0.010 (0.25 18X K MOTOROLA OUTLINE DIMENSIONS J SUFFIX CERAMIC PACKAGE CASE 732–03 ISSUE ...

Page 7

... JAPAN: Nippon Motorola Ltd.; Tatsumi–SPD–JLDC, 6F Seibu–Butsuryu–Center, 3–14–2 Tatsumi Koto–Ku, Tokyo 135, Japan. 81–3–3521–8315 ASIA/PACIFIC: Motorola Semiconductors H.K. Ltd.; 8B Tai Ping Industrial Park, 3–7 MC54/74HC273A NOTES: 1. DIMENSIONING AND TOLERANCING PER ANSI Y14.5M, 1982. 2. CONTROLLING DIMENSION: MILLIMETER. ...

Related keywords