hys64d320x0edl-5-d Qimonda, hys64d320x0edl-5-d Datasheet - Page 19

no-image

hys64d320x0edl-5-d

Manufacturer Part Number
hys64d320x0edl-5-d
Description
200-pin Small Outline Dual -in-line Memory Modules
Manufacturer
Qimonda
Datasheet
3.3
This chapter describes the AC characteristics.
Rev. 0.60, 2008-05
05282008-IARQ-5WHU
Parameter
DQ output access time from
CK/CK
CK high-level width
Clock cycle time
CK low-level width
Auto precharge write recovery +
precharge time
DQ and DM input hold time
DQ and DM input pulse width
(each input)
DQS output access time from
CK/CK
DQS input low (high) pulse width
(write cycle)
DQS-DQ skew (DQS and
associated DQ signals)
Write command to 1
latching transition
DQ and DM input setup time
DQS falling edge hold time from
CK (write cycle)
DQS falling edge to CK setup
time (write cycle)
Clock Half Period
Data-out high-impedance time
from CK/CK
Address and control input hold
time
Control and Addr. input pulse
width (each input)
st
AC Characteristics
DQS
Symbol
t
t
t
t
t
t
t
t
t
t
t
t
t
t
t
t
t
t
AC
CH
CK
CL
DAL
DH
DIPW
DQSCK
DQSL,H
DQSQ
DQSS
DS
DSH
DSS
HP
HZ
IH
IPW
–5
DDR400B
Min.
–0.7
0.45
5
6
7
0.45
(
0.4
1.75
–0.6
0.35
0.72
0.4
0.2
0.2
Min. (
0.6
0.7
2.2
t
WR
/
t
AC Timing - Absolute Specifications for PC3200 and PC2700
CK
t
CL
) + (
,
t
CH
t
RP
)
/
19
t
CK
)
Max.
+0.7
0.55
12
12
12
0.55
+0.6
+0.40
1.25
+0.7
–6
DDR333
Min.
–0.7
0.45
6
6
7.5
0.45
0.45
1.75
–0.6
0.35
0.75
0.45
0.2
0.2
Min. (
–0.7
0.75
0.8
2.2
t
CL
,
Small Outline DDR SDRAM Modules
t
CH
)
HYS64D[32/64]0x0EDL–[5/6]–D
Max.
+0.7
0.55
12
12
12
0.55
+0.6
+0.45
1.25
+0.7
Advance Internet Data Sheet
Unit
ns
t
ns
ns
ns
t
t
ns
ns
ns
t
ns
t
ns
t
t
ns
ns
ns
ns
ns
CK
CK
CK
CK
CK
CK
CK
TABLE 12
Note/ Test
Condition
2)3)4)5)
2)3)4)5)
CL = 3.0
CL = 2.5
CL = 2.0
2)3)4)5)
2)3)4)5)6)
2)3)4)5)
2)3)4)5)6)
2)3)4)5)
2)3)4)5)
TSOPII
2)3)4)5)
2)3)4)5)
2)3)4)5)
2)3)4)5)
2)3)4)5)
2)3)4)5)7)
Fast slew rate
3)4)5)6)10)
Slow slew rate
3)4)5)6)10)
2)3)4)5)8)
2)3)4)5)
2)3)4)5)
2)3)4)5)
2)3)4)5)
1)

Related parts for hys64d320x0edl-5-d