74ALVC162835ADGG,1 NXP Semiconductors, 74ALVC162835ADGG,1 Datasheet - Page 8

IC UNIV BUS DVR 18BIT 56TSSOP

74ALVC162835ADGG,1

Manufacturer Part Number
74ALVC162835ADGG,1
Description
IC UNIV BUS DVR 18BIT 56TSSOP
Manufacturer
NXP Semiconductors
Series
74ALVCr
Datasheet

Specifications of 74ALVC162835ADGG,1

Logic Type
Universal Bus Driver
Number Of Circuits
18-Bit
Current - Output High, Low
12mA, 12mA
Voltage - Supply
1.2 V ~ 3.6 V
Operating Temperature
-40°C ~ 85°C
Mounting Type
Surface Mount
Package / Case
56-TSSOP
Lead Free Status / RoHS Status
Lead free / RoHS Compliant
Other names
74ALVC162835ADG
74ALVC162835ADG
935267300112
Philips Semiconductors
AC WAVEFORMS FOR V
V
V
V
V
V
output load.
V
AC WAVEFORMS FOR V
V
V
V
V
V
output load.
V
2000 Jun 20
M
X
Y
OL
I
M
X
Y
OL
I
CC
CC
An
INPUT
LE
INPUT
= 2.7V
= V
18-bit registered driver with 30 termination resistors
(3-State)
= V
= V
= V
= V
Waveform 1. Input (An) to output (Yn) propagation delay
= 1.5 V
= 0.5 V
Yn OUTPUT
the latch enable input to output (Yn) propagation delays.
GND
GND
NOTE: The shaded areas indicate when the input is permitted to change
and V
and V
V
A
INPUT
GND
V
Y
OUTPUT
V
LE INPUT
= 2.7V RANGE
< 2.3V RANGE
CC
V
V
I
n
OH
n
OL
OL
OH
OL
OH
Waveform 2. Latch enable input (LE) pulse width,
É É É
É É É É É É É É É É
I
I
GND
+ 0.3V
+ 0.15V
V
– 0.3V
– 0.15V
V
OH
OH
CC
for predictable output performance.
V
OH
OL
V
Waveform 3. Data set-up and hold times
M
NOTE: V
NOTE: V
I
= 0.5V
are the typical output voltage drop that occur with the
are the typical output voltage drop that occur with the
V
for the An input to the LE input
M
CC
M
M
t
V
SU
= 0.5V
M
= 0.5V
at V
t
PHL
V
t
PHL
É É É É É É É É É É
CC
M
CC
CC
th
= 2.3 to 2.7V
t
V
W
at V
at V
M
V
M
CC
CC
V
CC
CC
M
= 2.3 to 2.7 V
= 2.3 to 2.7V
= 3.0V TO 3.6V AND
= 2.3V TO 2.7V AND
t
PLH
V
M
t
SU
t
PLH
É É É
SH00134
th
SH00132
SH00133
8
OUTPUT
LOW-to-OFF
OFF-to-LOW
OUTPUT
HIGH-to-OFF
OFF-to-HIGH
Yn OUTPUT
nOE INPUT
Yn OUTPUT
the clock pulse width and the maximum clock frequency.
Waveform 4. The clock (CP) to Yn propagation delays,
CP INPUT
NOTE: The shaded areas indicate when the input is permitted to change
GND
V
V
CP INPUT
An INPUT
V
GND
NOTE: V
V
OL
OH
CC
I
Waveform 6. 3-State enable and disable times
GND
GND
GND
V
V
V
V
OH
OL
OH
V
for predictable output performance.
OL
M
V
V
V
I
Waveform 5. Data set-up and hold times
I
I
M
= 0.5V
É É É É
É É É É
É É É É
for the An input to the clock CP input
NOTE: V
= 0.5V
CC
CC
outputs
enabled
V
at V
M
M
at V
t
= 0.5V
PLZ
V
t
V
t
PHZ
PHL
CC
M
M
CC
= 2.3 to 2.7 V
t
W
CC
= 2.3 to 2.7 V
t
su
1/f
at V
V
MAX
É É É É É É É
É É É É É É É
É É É É É É É
M
V
CC
t
X
h
V
74ALVC162835A
Y
= 2.3 to 2.7 V
outputs
disabled
V
M
t
PLH
V
M
Product specification
t
PZL
t
PZH
SH00135
t
su
É É É
É É É
É É É
V
SH00136
M
t
SH00137
V
h
M
outputs
enabled

Related parts for 74ALVC162835ADGG,1