UJA1069TW24/3V0:51 NXP Semiconductors, UJA1069TW24/3V0:51 Datasheet - Page 64

no-image

UJA1069TW24/3V0:51

Manufacturer Part Number
UJA1069TW24/3V0:51
Description
IC LIN FAIL-SAFE 24-HTSSOP
Manufacturer
NXP Semiconductors
Datasheet

Specifications of UJA1069TW24/3V0:51

Applications
Automotive
Interface
LIN (Local Interconnect Network)
Voltage - Supply
3V
Package / Case
24-TSSOP Exposed Pad, 24-eTSSOP, 24-HTSSOP
Mounting Type
Surface Mount
Lead Free Status / RoHS Status
Lead free / RoHS Compliant
Other names
935280016512
UJA1069TW24/3V0
UJA1069TW24/3V0
NXP Semiconductors
17. Contents
1
2
2.1
2.2
2.3
2.4
3
4
5
5.1
5.2
6
6.1
6.2
6.2.1
6.2.2
6.2.3
6.2.4
6.2.5
6.2.6
6.2.7
6.3
6.4
6.4.1
6.4.2
6.4.3
6.4.4
6.5
6.5.1
6.5.2
6.6
6.6.1
6.6.1.1
6.6.2
6.6.3
6.6.4
6.7
6.7.1
6.7.1.1
6.7.1.2
6.7.2
6.7.3
6.7.4
6.7.5
6.7.6
6.7.6.1
6.7.6.2
General description . . . . . . . . . . . . . . . . . . . . . . 1
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2
Ordering information . . . . . . . . . . . . . . . . . . . . . 3
Block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . 4
Pinning information . . . . . . . . . . . . . . . . . . . . . . 5
Functional description . . . . . . . . . . . . . . . . . . . 7
General . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2
LIN transceiver . . . . . . . . . . . . . . . . . . . . . . . . . 2
Power management . . . . . . . . . . . . . . . . . . . . . 2
Fail-safe features . . . . . . . . . . . . . . . . . . . . . . . 3
Pinning . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5
Pin description . . . . . . . . . . . . . . . . . . . . . . . . . 6
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
Fail-safe system controller . . . . . . . . . . . . . . . . 7
Start-up mode. . . . . . . . . . . . . . . . . . . . . . . . . . 9
Restart mode . . . . . . . . . . . . . . . . . . . . . . . . . . 9
Fail-safe mode . . . . . . . . . . . . . . . . . . . . . . . . . 9
Normal mode . . . . . . . . . . . . . . . . . . . . . . . . . . 9
Standby mode. . . . . . . . . . . . . . . . . . . . . . . . . 10
Sleep mode. . . . . . . . . . . . . . . . . . . . . . . . . . . 11
Flash mode . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
On-chip oscillator . . . . . . . . . . . . . . . . . . . . . . 12
Watchdog . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
Watchdog start-up behavior . . . . . . . . . . . . . . 13
Watchdog window behavior . . . . . . . . . . . . . . 13
Watchdog time-out behavior . . . . . . . . . . . . . . 14
Watchdog OFF behavior. . . . . . . . . . . . . . . . . 14
System reset. . . . . . . . . . . . . . . . . . . . . . . . . . 15
RSTN pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
EN output . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
Power supplies . . . . . . . . . . . . . . . . . . . . . . . . 17
BAT14, BAT42 and SYSINH . . . . . . . . . . . . . . 17
SYSINH output . . . . . . . . . . . . . . . . . . . . . . . . 17
SENSE input. . . . . . . . . . . . . . . . . . . . . . . . . . 17
Voltage regulator V1 . . . . . . . . . . . . . . . . . . . . 17
Switched battery output V3. . . . . . . . . . . . . . . 18
LIN transceiver . . . . . . . . . . . . . . . . . . . . . . . . 18
Mode control . . . . . . . . . . . . . . . . . . . . . . . . . . 18
Active mode . . . . . . . . . . . . . . . . . . . . . . . . . . 19
Off-line mode . . . . . . . . . . . . . . . . . . . . . . . . . 19
LIN wake-up . . . . . . . . . . . . . . . . . . . . . . . . . . 19
Termination control . . . . . . . . . . . . . . . . . . . . . 20
LIN slope control. . . . . . . . . . . . . . . . . . . . . . . 20
LIN driver capability . . . . . . . . . . . . . . . . . . . . 21
Bus and TXDL failure detection . . . . . . . . . . . 21
TXDL dominant clamping . . . . . . . . . . . . . . . . 21
LIN dominant clamping . . . . . . . . . . . . . . . . . . 21
6.7.6.3
6.8
6.9
6.10
6.11
6.12
6.12.1
6.12.2
6.12.3
6.12.4
6.12.5
6.12.6
6.12.7
6.12.8
6.12.9
6.12.10
6.12.11
6.12.12
6.13
6.13.1
6.13.2
7
8
9
10
11
11.1
12
13
13.1
13.2
13.3
13.4
14
15
15.1
15.2
15.3
15.4
16
17
Please be aware that important notices concerning this document and the product(s)
described herein, have been included in section ‘Legal information’.
© NXP B.V. 2007.
For more information, please visit: http://www.nxp.com
For sales office addresses, please send an email to: salesaddresses@nxp.com
Limiting values . . . . . . . . . . . . . . . . . . . . . . . . 40
Thermal characteristics . . . . . . . . . . . . . . . . . 41
Static characteristics . . . . . . . . . . . . . . . . . . . 42
Dynamic characteristics . . . . . . . . . . . . . . . . . 54
Test information. . . . . . . . . . . . . . . . . . . . . . . . 57
Package outline . . . . . . . . . . . . . . . . . . . . . . . . 58
Soldering . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
Revision history . . . . . . . . . . . . . . . . . . . . . . . 62
Legal information . . . . . . . . . . . . . . . . . . . . . . 63
Contact information . . . . . . . . . . . . . . . . . . . . 63
Contents. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 64
LIN recessive clamping . . . . . . . . . . . . . . . . . 21
Inhibit and limp-home output . . . . . . . . . . . . . 21
Wake-up input . . . . . . . . . . . . . . . . . . . . . . . . 22
Interrupt output. . . . . . . . . . . . . . . . . . . . . . . . 23
Temperature protection . . . . . . . . . . . . . . . . . 23
SPI interface. . . . . . . . . . . . . . . . . . . . . . . . . . 24
SPI register mapping . . . . . . . . . . . . . . . . . . . 25
Register overview. . . . . . . . . . . . . . . . . . . . . . 25
Mode register . . . . . . . . . . . . . . . . . . . . . . . . . 25
System Status register . . . . . . . . . . . . . . . . . . 28
System Diagnosis register . . . . . . . . . . . . . . . 29
Interrupt Enable register and Interrupt
Enable Feedback register . . . . . . . . . . . . . . . 30
Interrupt register. . . . . . . . . . . . . . . . . . . . . . . 31
System Configuration register and System
Configuration Feedback register . . . . . . . . . . 32
Physical Layer Control register and Physical
Layer Control Feedback register . . . . . . . . . . 33
Special Mode register and Special Mode
Feedback register. . . . . . . . . . . . . . . . . . . . . . 34
General Purpose registers and General
Purpose Feedback registers . . . . . . . . . . . . . 35
Register configurations at reset . . . . . . . . . . . 36
Test modes. . . . . . . . . . . . . . . . . . . . . . . . . . . 38
Software development mode . . . . . . . . . . . . . 38
Forced normal mode . . . . . . . . . . . . . . . . . . . 39
Quality information . . . . . . . . . . . . . . . . . . . . . 57
Introduction to soldering. . . . . . . . . . . . . . . . . 60
Wave and reflow soldering . . . . . . . . . . . . . . . 60
Wave soldering. . . . . . . . . . . . . . . . . . . . . . . . 60
Reflow soldering. . . . . . . . . . . . . . . . . . . . . . . 61
Data sheet status . . . . . . . . . . . . . . . . . . . . . . 63
Definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . 63
Disclaimers. . . . . . . . . . . . . . . . . . . . . . . . . . . 63
Trademarks . . . . . . . . . . . . . . . . . . . . . . . . . . 63
LIN fail-safe system basis chip
Date of release: 10 September 2007
Document identifier: UJA1069_3
UJA1069
All rights reserved.

Related parts for UJA1069TW24/3V0:51