LPC2939 NXP Semiconductors, LPC2939 Datasheet - Page 98

The LPC2939 combine an ARM968E-S CPU core with two integrated TCM blocksoperating at frequencies of up to 125 MHz, Full-speed USB 2

LPC2939

Manufacturer Part Number
LPC2939
Description
The LPC2939 combine an ARM968E-S CPU core with two integrated TCM blocksoperating at frequencies of up to 125 MHz, Full-speed USB 2
Manufacturer
NXP Semiconductors
Datasheet

Available stocks

Company
Part Number
Manufacturer
Quantity
Price
Part Number:
LPC2939FBD208
Manufacturer:
NXP
Quantity:
105 000
Company:
Part Number:
LPC2939FBD208
Quantity:
72
Part Number:
LPC2939FBD208,551
Manufacturer:
NXP Semiconductors
Quantity:
10 000
Part Number:
LPC2939FET208,551
Manufacturer:
NXP Semiconductors
Quantity:
10 000
NXP Semiconductors
18. Contents
1
2
3
3.1
4
5
5.1
5.2
5.2.1
5.2.2
6
6.1
6.2
6.3
6.4
6.5
6.6
6.6.1
6.6.2
6.6.3
6.6.3.1
6.6.4
6.7
6.7.1
6.7.2
6.8
6.8.1
6.8.2
6.8.3
6.8.4
6.8.5
6.8.6
6.9
6.9.1
6.9.2
6.9.3
6.9.4
6.10
6.10.1
6.10.2
6.11
6.11.1
6.11.2
6.11.3
6.11.3.1
6.11.4
6.11.5
6.12
6.12.1
6.12.2
6.12.3
6.12.4
6.12.4.1
6.13
LPC2939_3
Product data sheet
General description . . . . . . . . . . . . . . . . . . . . . . 1
Features and benefits . . . . . . . . . . . . . . . . . . . . 1
Ordering information . . . . . . . . . . . . . . . . . . . . . 3
Block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . 4
Pinning information . . . . . . . . . . . . . . . . . . . . . . 5
Functional description . . . . . . . . . . . . . . . . . . 14
Ordering options . . . . . . . . . . . . . . . . . . . . . . . . 3
Pinning . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5
Pin description . . . . . . . . . . . . . . . . . . . . . . . . . 5
General description . . . . . . . . . . . . . . . . . . . . . 5
LQFP208 pin assignment . . . . . . . . . . . . . . . . . 5
Architectural overview . . . . . . . . . . . . . . . . . . 14
ARM968E-S processor . . . . . . . . . . . . . . . . . . 14
On-chip flash memory system . . . . . . . . . . . . 15
On-chip static RAM. . . . . . . . . . . . . . . . . . . . . 15
Memory map. . . . . . . . . . . . . . . . . . . . . . . . . . 16
Reset, debug, test, and power description . . . 17
Reset and power-up behavior . . . . . . . . . . . . 17
IEEE 1149.1 interface pins (JTAG boundary-scan
test). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
Power supply pins . . . . . . . . . . . . . . . . . . . . . 18
Clocking strategy . . . . . . . . . . . . . . . . . . . . . . 18
Base clock and branch clock relationship. . . . 20
Flash memory controller . . . . . . . . . . . . . . . . . 22
Functional description. . . . . . . . . . . . . . . . . . . 22
Flash layout . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Flash bridge wait-states . . . . . . . . . . . . . . . . . 24
Clock description . . . . . . . . . . . . . . . . . . . . . . 25
EEPROM . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
External Static Memory Controller (SMC). . . . 25
Clock description . . . . . . . . . . . . . . . . . . . . . . 26
External memory timing diagrams . . . . . . . . . 26
General Purpose DMA (GPDMA) controller . . 28
DMA support for peripherals. . . . . . . . . . . . . . 28
Clock description . . . . . . . . . . . . . . . . . . . . . . 29
USB interface . . . . . . . . . . . . . . . . . . . . . . . . . 29
USB device controller . . . . . . . . . . . . . . . . . . . 29
USB OTG controller . . . . . . . . . . . . . . . . . . . . 29
USB host controller. . . . . . . . . . . . . . . . . . . . . 30
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 30
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 30
Clock description . . . . . . . . . . . . . . . . . . . . . . 31
General subsystem. . . . . . . . . . . . . . . . . . . . . 31
General subsystem clock description . . . . . . . 31
Chip and feature identification . . . . . . . . . . . . 31
System Control Unit (SCU). . . . . . . . . . . . . . . 31
Event router . . . . . . . . . . . . . . . . . . . . . . . . . . 31
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 32
Peripheral subsystem . . . . . . . . . . . . . . . . . . . 32
Reset strategy . . . . . . . . . . . . . . . . . . . . . . . . 17
ETM/ETB . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
Clock architecture . . . . . . . . . . . . . . . . . . . . . . 18
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 24
Description . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 26
All information provided in this document is subject to legal disclaimers.
Rev. 03 — 7 April 2010
6.13.1
6.13.2
6.13.2.1
6.13.2.2
6.13.3
6.13.3.1
6.13.3.2
6.13.4
6.13.4.1
6.13.4.2
6.13.5
6.13.5.1
6.13.5.2
6.13.5.3
6.13.6
6.13.6.1
6.13.6.2
6.13.6.3
6.14
6.14.1
6.14.1.1
6.14.1.2
6.14.2
6.14.2.1
6.14.3
6.14.3.1
6.15
6.15.1
6.15.2
6.15.3
6.15.4
6.15.4.1
6.15.4.2
6.15.4.3
6.15.5
6.15.5.1
6.15.5.2
6.15.5.3
6.15.5.4
6.15.5.5
6.15.6
6.15.6.1
6.15.6.2
6.15.7
6.15.7.1
6.15.7.2
6.16
6.16.1
6.16.2
6.16.2.1
6.16.2.2
6.16.2.3
6.16.3
6.16.3.1
ARM9 microcontroller with CAN, LIN, and USB
Peripheral subsystem clock description. . . . . 32
Watchdog timer . . . . . . . . . . . . . . . . . . . . . . . 33
Functional description . . . . . . . . . . . . . . . . . . 33
Clock description . . . . . . . . . . . . . . . . . . . . . . 33
Timer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 34
Clock description . . . . . . . . . . . . . . . . . . . . . . 35
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 35
Clock description . . . . . . . . . . . . . . . . . . . . . . 36
Functional description . . . . . . . . . . . . . . . . . . 36
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 37
Clock description . . . . . . . . . . . . . . . . . . . . . . 37
General-Purpose I/O (GPIO) . . . . . . . . . . . . . 37
Functional description . . . . . . . . . . . . . . . . . . 38
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 38
Clock description . . . . . . . . . . . . . . . . . . . . . . 38
Networking subsystem. . . . . . . . . . . . . . . . . . 38
CAN gateway . . . . . . . . . . . . . . . . . . . . . . . . . 38
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 39
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 39
I
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 40
Modulation and Sampling Control SubSystem
(MSCSS) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
Functional description . . . . . . . . . . . . . . . . . . 41
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 43
Clock description . . . . . . . . . . . . . . . . . . . . . . 43
Functional description . . . . . . . . . . . . . . . . . . 44
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 44
Clock description . . . . . . . . . . . . . . . . . . . . . . 45
Pulse Width Modulator (PWM). . . . . . . . . . . . 45
Functional description . . . . . . . . . . . . . . . . . . 46
Synchronizing the PWM counters . . . . . . . . . 47
Master and slave mode . . . . . . . . . . . . . . . . . 48
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 48
Clock description . . . . . . . . . . . . . . . . . . . . . . 48
Timers in the MSCSS. . . . . . . . . . . . . . . . . . . 48
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 49
Clock description . . . . . . . . . . . . . . . . . . . . . . 49
Quadrature Encoder Interface (QEI) . . . . . . . 49
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 50
Clock description . . . . . . . . . . . . . . . . . . . . . . 50
Power, Clock and Reset control SubSystem
(PCRSS) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50
Clock description . . . . . . . . . . . . . . . . . . . . . . 51
Clock Generation Unit (CGU0) . . . . . . . . . . . 52
Functional description . . . . . . . . . . . . . . . . . . 52
PLL functional description . . . . . . . . . . . . . . . 55
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 56
Clock generation for USB (CGU1) . . . . . . . . . 57
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 57
UARTs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 35
Serial peripheral interface (SPI). . . . . . . . . . . 36
Global acceptance filter . . . . . . . . . . . . . . . . . 39
LIN . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
Analog-to-digital converter . . . . . . . . . . . . . . . 43
2
C-bus serial I/O controllers . . . . . . . . . . . . . 40
LPC2939
© NXP B.V. 2010. All rights reserved.
98 of 99

Related parts for LPC2939