PEF20550HV21XT Lantiq, PEF20550HV21XT Datasheet - Page 6

no-image

PEF20550HV21XT

Manufacturer Part Number
PEF20550HV21XT
Description
Manufacturer
Lantiq
Datasheet

Specifications of PEF20550HV21XT

Lead Free Status / Rohs Status
Supplier Unconfirmed
Table of Contents
3.8.6.4
3.8.6.5
4
4.1
4.2
4.2.1
4.2.2
4.3
4.3.1
4.3.2
4.3.3
4.4
4.4.1
4.5
4.6
4.6.1
4.6.2
4.6.3
4.6.4
4.6.5
4.6.6
4.6.7
4.6.8
4.6.9
4.6.10
4.6.11
4.6.12
4.6.13
4.6.14
4.6.15
4.6.16
4.6.17
4.6.18
4.6.19
4.6.20
4.6.21
4.6.22
4.6.23
4.6.24
4.6.25
4.6.26
4.6.27
Semiconductor Group
PCM- and CFI-Interface Activation Example . . . . . . . . . . . . . . . . . . . . . .117
SACCO-B Initialization Example . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .117
Detailed Register Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .118
Register Address Arrangement . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .118
Interrupt Top Level . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .124
Interrupt Status Register (ISTA) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .124
Mask Register (MASK) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .125
Parallel Ports . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .126
PORT0 Data Register (PORT0) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .126
PORT1 Data Register (PORT1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .126
Port1 Configuration Register (PCON1) . . . . . . . . . . . . . . . . . . . . . . . . . .127
Watchdog Timer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .127
Watchdog Control Register (WTC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . .127
ELIC® Mode Register / Version Number Register (EMOD) . . . . . . . . . .128
EPIC®-1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .130
PCM-Mode Register (PMOD) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .130
Bit Number per PCM-Frame (PBNR) . . . . . . . . . . . . . . . . . . . . . . . . . . .132
PCM-Offset Downstream Register (POFD) . . . . . . . . . . . . . . . . . . . . . . .132
PCM-Offset Upstream Register (POFU) . . . . . . . . . . . . . . . . . . . . . . . . .133
PCM-Clock Shift Register (PCSR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . .134
PCM-Input Comparison Mismatch (PICM) . . . . . . . . . . . . . . . . . . . . . . .135
Configurable Interface Mode Register 1 (CMD1) . . . . . . . . . . . . . . . . . .136
Configurable Interface Mode Register 2 (CMD2) . . . . . . . . . . . . . . . . . .138
Configurable Interface Bit Number Register (CBNR) . . . . . . . . . . . . . . .141
Configurable Interface Time Slot Adjustment Register (CTAR) . . . . . . .141
Configurable Interface Bit Shift Register (CBSR) . . . . . . . . . . . . . . . . . .142
Configurable Interface Subchannel Register (CSCR) . . . . . . . . . . . . . . .143
Memory Access Control Register (MACR) . . . . . . . . . . . . . . . . . . . . . . .144
Memory Access Address Register (MAAR) . . . . . . . . . . . . . . . . . . . . . . .147
Memory Access Data Register (MADR) . . . . . . . . . . . . . . . . . . . . . . . . .148
Synchronous Transfer Data Register (STDA) . . . . . . . . . . . . . . . . . . . . .148
Synchronous Transfer Data Register B (STDB) . . . . . . . . . . . . . . . . . . .149
Synchronous Transfer Receive Address Register A (SARA) . . . . . . . . .149
Synchronous Transfer Receive Address Register B (SARB) . . . . . . . . .150
Synchronous Transfer Transmit Address Register A (SAXA) . . . . . . . . .150
Synchronous Transfer Transmit Address Register B (SAXB) . . . . . . . . .151
Synchronous Transfer Control Register (STCR) . . . . . . . . . . . . . . . . . . .151
MF-Channel Active Indication Register (MFAIR) . . . . . . . . . . . . . . . . . . .152
MF-Channel Subscriber Address Register (MFSAR) . . . . . . . . . . . . . . .153
Monitor/Feature Control Channel FIFO (MFFIFO) . . . . . . . . . . . . . . . . .153
Signaling FIFO (CIFIFO) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .154
Timer Register (TIMR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .154
6
PEB 20550
Page
01.96

Related parts for PEF20550HV21XT