AD9898KCP-20 Analog Devices Inc, AD9898KCP-20 Datasheet - Page 2

IC CCD SIGNAL PROC/GEN 48-LFCSP

AD9898KCP-20

Manufacturer Part Number
AD9898KCP-20
Description
IC CCD SIGNAL PROC/GEN 48-LFCSP
Manufacturer
Analog Devices Inc
Type
CCD Signal Processor, 10-Bitr
Datasheet

Specifications of AD9898KCP-20

Rohs Status
RoHS non-compliant
Input Type
Logic
Output Type
Logic
Interface
3-Wire Serial
Mounting Type
Surface Mount
Package / Case
48-LFCSP
Analog Front End Type
CCD
Analog Front End Category
Video
Interface Type
Serial (3-Wire)
Input Voltage Range
0.5V
Operating Supply Voltage (min)
2.7V
Operating Supply Voltage (typ)
3V
Operating Supply Voltage (max)
3.6V
Resolution
10b
Number Of Adc's
1
Power Supply Type
Analog/Digital
Operating Temp Range
-20C to 85C
Operating Temperature Classification
Commercial
Mounting
Surface Mount
Pin Count
48
Package Type
LFCSP EP
Number Of Channels
3
Current - Supply
-
Lead Free Status / RoHS Status
Not Compliant
FEATURES . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
APPLICATIONS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
GENERAL DESCRIPTION . . . . . . . . . . . . . . . . . . . . . . . . . 1
FUNCTIONAL BLOCK DIAGRAM . . . . . . . . . . . . . . . . . 1
SPECIFICATIONS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3
DIGITAL SPECIFICATIONS . . . . . . . . . . . . . . . . . . . . . . . 3
ANALOG SPECIFICATIONS . . . . . . . . . . . . . . . . . . . . . . . 4
TIMING SPECIFICATIONS . . . . . . . . . . . . . . . . . . . . . . . 5
ABSOLUTE MAXIMUM RATINGS . . . . . . . . . . . . . . . . . 6
ORDERING GUIDE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
PIN CONFIGURATION . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
PIN FUNCTION DESCRIPTIONS . . . . . . . . . . . . . . . . . . 7
SPECIFICATION DEFINITIONS . . . . . . . . . . . . . . . . . . . 8
EQUIVALENT INPUT CIRCUITS . . . . . . . . . . . . . . . . . . 8
TYPICAL PERFORMANCE CHARACTERISTICS . . . . . 9
SYSTEM OVERVIEW . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
CLI INPUT CLOCK DIVIDER . . . . . . . . . . . . . . . . . . . . . 16
GRAY CODE REGISTERS . . . . . . . . . . . . . . . . . . . . . . . . 16
SERIAL INTERFACE TIMING . . . . . . . . . . . . . . . . . . . . 17
VD SYNCHRONOUS AND ASYNCHRONOUS
ANALOG FRONT END DESCRIPTION AND
PRECISION TIMING HIGH SPEED TIMING
EXTERNAL SYNCHRONIZATION (MASTER MODE) 23
HORIZONTAL AND VERTICAL SYNCHRONOUS
HORIZONTAL CLAMPING AND BLANKING . . . . . . . 25
H1 AND H2 BLANKING . . . . . . . . . . . . . . . . . . . . . . . . . 27
VGATE MASKING OF V1–V4 AND CLPOB
VERTICAL TIMING GENERATION . . . . . . . . . . . . . . . 30
ELECTRONIC SHUTTER TIMING CONTROL . . . . . . 37
AD9898
TABLE OF CONTENTS
Differential Nonlinearity (DNL) . . . . . . . . . . . . . . . . . . . . 8
Peak Nonlinearity . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
Total Output Noise . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
Power Supply Rejection (PSR) . . . . . . . . . . . . . . . . . . . . . . 8
Control Register Serial Interface . . . . . . . . . . . . . . . . . . . 17
System Register Serial Interface . . . . . . . . . . . . . . . . . . . . 17
Mode_A and Mode_B Register Serial Interface . . . . . . . . 17
REGISTER OPERATION . . . . . . . . . . . . . . . . . . . . . . . 18
Asynchronous Register Operation . . . . . . . . . . . . . . . . . . 18
VD Synchronous Register Operation . . . . . . . . . . . . . . . . 18
OPERATION . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
DC Restore . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
Correlated Double Sampler . . . . . . . . . . . . . . . . . . . . . . . 19
GENERATION . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
Timing Resolution . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
High Speed Clock Programmability . . . . . . . . . . . . . . . . . 19
H-Driver and RG Outputs . . . . . . . . . . . . . . . . . . . . . . . . 20
Digital Data Outputs . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
TIMING . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Special Note About the HDLEN Register . . . . . . . . . . . . 24
Controlling CLPOB Clamp Pulse Timing . . . . . . . . . . . . 25
Controlling CLPOB Clamp Pulse Outputs . . . . . . . . . . . 26
Normal H-Blanking . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
Selective Positioning for Two H1 and H2 Outputs . . . . . 27
Extended Blanking . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
OUTPUTS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
Creating Vertical Sequences . . . . . . . . . . . . . . . . . . . . . . . 30
Special Vertical Sweep Mode Operation . . . . . . . . . . . . . 34
Special Vertical Timing (SPAT) . . . . . . . . . . . . . . . . . . . 35
Normal Shutter Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
SUBCK Suppression Mode . . . . . . . . . . . . . . . . . . . . . . . 37
–2–
VSG TIMING . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
VSUB CONTROL . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
MSHUT CONTROL . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
SLAVE AND MASTER MODE OPERATION . . . . . . . . . 44
VARIABLE GAIN AMPLIFIER . . . . . . . . . . . . . . . . . . . . . 45
POWER-UP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 46
STANDBY MODE OPERATION . . . . . . . . . . . . . . . . . . . 47
POWER-DOWN MODE OPERATION . . . . . . . . . . . . . . 48
HORIZONTAL TIMING SEQUENCE EXAMPLE . . . . . 49
CIRCUIT LAYOUT INFORMATION . . . . . . . . . . . . . . . 51
OUTLINE DIMENSIONS . . . . . . . . . . . . . . . . . . . . . . . . . 52
TABLES
Table I. Control Register Address Map . . . . . . . . . . . . . . . . 10
Table II. System Register Address Map . . . . . . . . . . . . . . . . 12
Table III. Mode_A Register Map . . . . . . . . . . . . . . . . . . . . . 14
Table IV. Mode_B Register Map . . . . . . . . . . . . . . . . . . . . . 15
Table V. Grade Code Registers . . . . . . . . . . . . . . . . . . . . . . 16
Table VI. Type of Serial Interface Registers . . . . . . . . . . . . 17
Table VII. AFE Registers . . . . . . . . . . . . . . . . . . . . . . . . . . 19
Table VIII. RG, H1, SHP, SHD, DCLK, and
Table IX. Precision Timing Edge Locations for RG, H1, SHP,
Table X. External Synchronization (Master Mode) . . . . . . . 23
Table XI. HD and VD Registers . . . . . . . . . . . . . . . . . . . . . 24
Table XII. CLPOB Registers . . . . . . . . . . . . . . . . . . . . . . . . 25
Table XIII. SCP and CLPEN . . . . . . . . . . . . . . . . . . . . . . . 26
Table XIV. H1 Blanking Registers . . . . . . . . . . . . . . . . . . . . 27
Table XV. V1–V4 Registers to Configure V1–V4 Pulse
Table XVI. Mode_A and Mode_B Registers for VTPx
Table XVII. Mode_A and Mode_B Registers for CCD
Table XVIII. Description of SVREP_MODE Register . . . . 34
Table XIX. HD and VD Registers . . . . . . . . . . . . . . . . . . . . 35
Table XX. SPATLOGIC Register . . . . . . . . . . . . . . . . . . . . 35
Table XXI. SUBCK Registers . . . . . . . . . . . . . . . . . . . . . . . 37
Table XXII. Single and Multiple Pulse Mode . . . . . . . . . . . 37
Table XXIII. VSG Registers . . . . . . . . . . . . . . . . . . . . . . . . 40
Table XXIV. VSUB Registers . . . . . . . . . . . . . . . . . . . . . . . 41
Table XXV. MSHUT and STROBE Registers . . . . . . . . . . 42
Table XXVI. I/O Levels . . . . . . . . . . . . . . . . . . . . . . . . . . . . 45
High Precision Shutter Mode . . . . . . . . . . . . . . . . . . . . . . 37
Single Pulse Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
Multiple Pulse Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
VSUB Placement and Polarity . . . . . . . . . . . . . . . . . . . . . 41
MSHUT Basic Operation . . . . . . . . . . . . . . . . . . . . . . . . 42
MSHUT High Precision Operation . . . . . . . . . . . . . . . . . 43
STROBE Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
Slave Mode Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
Master Mode Operation . . . . . . . . . . . . . . . . . . . . . . . . . . 44
Optical Black Clamp . . . . . . . . . . . . . . . . . . . . . . . . . . . . 45
A/D Converter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 45
Digital I/O States for Different Operating Conditions . . . 45
Recommended Power-Up Sequence for Master Mode . . . 46
Recommended Standby Mode Sequence . . . . . . . . . . . . . 47
Recommended Power-Down Sequence . . . . . . . . . . . . . . 48
48-Lead LFCSP Package . . . . . . . . . . . . . . . . . . . . . . . . . 52
DOUTPHASE Timing Parameters . . . . . . . . . . . . . . . . . 21
SHD, DCLK, and DOUTPHASE . . . . . . . . . . . . . . . . . . 21
for Each VTP Pattern . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
Region Selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
REV. 0

Related parts for AD9898KCP-20