LPC2925 NXP Semiconductors, LPC2925 Datasheet - Page 80

no-image

LPC2925

Manufacturer Part Number
LPC2925
Description
(LPC2921 - LPC2925) ARM9 microcontroller
Manufacturer
NXP Semiconductors
Datasheet

Available stocks

Company
Part Number
Manufacturer
Quantity
Price
Part Number:
LPC2925FBD100
Manufacturer:
TOS
Quantity:
2
Part Number:
LPC2925FBD100,551
Manufacturer:
NXP Semiconductors
Quantity:
10 000
NXP Semiconductors
18. Contents
1
2
3
3.1
4
5
5.1
5.2
5.2.1
5.2.2
6
6.1
6.2
6.3
6.4
6.5
6.6
6.6.1
6.6.2
6.6.3
6.6.3.1
6.6.4
6.7
6.7.1
6.7.2
6.8
6.8.1
6.8.2
6.8.3
6.8.4
6.8.5
6.8.6
6.9
6.9.1
6.9.2
6.10
6.10.1
6.10.2
6.10.3
6.11
6.11.1
6.11.2
6.11.3
6.11.4
6.11.4.1
6.12
LPC2921_2923_2925_0
Preliminary data sheet
www.DataSheet4U.com
General description . . . . . . . . . . . . . . . . . . . . . . 1
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
Ordering information . . . . . . . . . . . . . . . . . . . . . 3
Block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . 4
Pinning information . . . . . . . . . . . . . . . . . . . . . . 5
Functional description . . . . . . . . . . . . . . . . . . . 9
Ordering options . . . . . . . . . . . . . . . . . . . . . . . . 3
Pinning . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5
Pin description . . . . . . . . . . . . . . . . . . . . . . . . . 5
General description . . . . . . . . . . . . . . . . . . . . . 5
LQFP100 pin assignment . . . . . . . . . . . . . . . . . 5
Architectural overview . . . . . . . . . . . . . . . . . . . 9
ARM968E-S processor . . . . . . . . . . . . . . . . . . . 9
On-chip flash memory system . . . . . . . . . . . . 10
On-chip static RAM. . . . . . . . . . . . . . . . . . . . . 10
Memory map. . . . . . . . . . . . . . . . . . . . . . . . . . 11
Reset, debug, test, and power description . . . 12
Reset and power-up behavior . . . . . . . . . . . . 12
Reset strategy . . . . . . . . . . . . . . . . . . . . . . . . 12
IEEE 1149.1 interface pins (JTAG boundary-scan
test). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
ETM/ETB . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
Power supply pins . . . . . . . . . . . . . . . . . . . . . 13
Clocking strategy . . . . . . . . . . . . . . . . . . . . . . 13
Clock architecture . . . . . . . . . . . . . . . . . . . . . . 13
Base clock and branch clock relationship. . . . 14
Flash memory controller . . . . . . . . . . . . . . . . . 16
Functional description. . . . . . . . . . . . . . . . . . . 17
Flash layout . . . . . . . . . . . . . . . . . . . . . . . . . . 18
Flash bridge wait-states . . . . . . . . . . . . . . . . . 19
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 19
Clock description . . . . . . . . . . . . . . . . . . . . . . 19
EEPROM . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
General Purpose DMA (GPDMA) controller . . 19
DMA support for peripherals. . . . . . . . . . . . . . 20
Clock description . . . . . . . . . . . . . . . . . . . . . . 20
USB interface . . . . . . . . . . . . . . . . . . . . . . . . . 20
USB device controller . . . . . . . . . . . . . . . . . . . 20
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 21
Clock description . . . . . . . . . . . . . . . . . . . . . . 21
General subsystem. . . . . . . . . . . . . . . . . . . . . 22
General subsystem clock description . . . . . . . 22
Chip and feature identification . . . . . . . . . . . . 22
System Control Unit (SCU). . . . . . . . . . . . . . . 22
Event router . . . . . . . . . . . . . . . . . . . . . . . . . . 22
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 23
Peripheral subsystem . . . . . . . . . . . . . . . . . . . 23
Rev. 00.01 — 24 October 2008
6.12.1
6.12.2
6.12.2.1
6.12.2.2
6.12.3
6.12.3.1
6.12.3.2
6.12.4
6.12.4.1
6.12.4.2
6.12.5
6.12.5.1
6.12.5.2
6.12.5.3
6.12.6
6.12.6.1
6.12.6.2
6.12.6.3
6.13
6.13.1
6.13.1.1
6.13.1.2
6.13.2
6.13.2.1
6.13.3
6.13.3.1
6.14
6.14.1
6.14.2
6.14.3
6.14.4
6.14.4.1
6.14.4.2
6.14.4.3
6.14.5
6.14.5.1
6.14.5.2
6.14.5.3
6.14.5.4
6.14.5.5
6.14.6
6.14.6.1
6.14.6.2
6.14.7
6.14.7.1
6.14.7.2
6.15
Peripheral subsystem clock description. . . . . 23
Watchdog timer . . . . . . . . . . . . . . . . . . . . . . . 23
Functional description . . . . . . . . . . . . . . . . . . 24
Clock description . . . . . . . . . . . . . . . . . . . . . . 24
Timer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 25
Clock description . . . . . . . . . . . . . . . . . . . . . . 25
UARTs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 26
Clock description . . . . . . . . . . . . . . . . . . . . . . 26
Serial peripheral interface (SPI). . . . . . . . . . . 26
Functional description . . . . . . . . . . . . . . . . . . 27
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 27
Clock description . . . . . . . . . . . . . . . . . . . . . . 28
General-purpose I/O . . . . . . . . . . . . . . . . . . . 28
Functional description . . . . . . . . . . . . . . . . . . 28
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 28
Clock description . . . . . . . . . . . . . . . . . . . . . . 29
Networking subsystem. . . . . . . . . . . . . . . . . . 29
CAN gateway . . . . . . . . . . . . . . . . . . . . . . . . . 29
Global acceptance filter . . . . . . . . . . . . . . . . . 29
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 29
LIN . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 30
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 30
I
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 31
Modulation and sampling control subsystem . 31
Functional description . . . . . . . . . . . . . . . . . . 31
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 34
Clock description . . . . . . . . . . . . . . . . . . . . . . 34
Analog-to-digital converter . . . . . . . . . . . . . . . 34
Functional description . . . . . . . . . . . . . . . . . . 35
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 35
Clock description . . . . . . . . . . . . . . . . . . . . . . 36
Pulse Width Modulator (PWM). . . . . . . . . . . . 36
Functional description . . . . . . . . . . . . . . . . . . 37
Synchronizing the PWM counters . . . . . . . . . 38
Master and slave mode . . . . . . . . . . . . . . . . . 38
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 38
Clock description . . . . . . . . . . . . . . . . . . . . . . 39
Timers in the MSCSS. . . . . . . . . . . . . . . . . . . 39
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 39
Clock description . . . . . . . . . . . . . . . . . . . . . . 39
Quadrature Encoder Interface (QEI) . . . . . . . 39
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 40
Clock description . . . . . . . . . . . . . . . . . . . . . . 40
Power, clock, and Reset control Sub System
(PCRSS) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
2
ARM9 microcontroller with CAN and LIN
C-bus serial I/O controllers . . . . . . . . . . . . . 30
LPC2921/2923/2925
© NXP B.V. 2008. All rights reserved.
continued >>
80 of 81

Related parts for LPC2925