UPD45128163-A75L ELPIDA [Elpida Memory], UPD45128163-A75L Datasheet - Page 4

no-image

UPD45128163-A75L

Manufacturer Part Number
UPD45128163-A75L
Description
128M-bit Synchronous DRAM 4-bank, LVTTL
Manufacturer
ELPIDA [Elpida Memory]
Datasheet
Pin Configurations
/xxx indicates active low signal.
4
A0 to A11
BA0(A13), BA1(A12) : Bank select
DQ0 to DQ15
CLK
CKE
/CS
/RAS
/CAS
/WE
LDQM
UDQM
V
V
V
V
NC
CC
SS
CC
SS
Q
Q
Note
BA0(A13)
BA1(A12)
LDQM
V
V
/CAS
/RAS
V
V
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
/WE
A10
CC
CC
SS
SS
/CS
V
V
V
A0
A1
A2
A3
: Address inputs
: Data inputs / outputs
: Clock input
: Clock enable
: Chip select
: Row address strobe
: Column address strobe
: Write enable
: Lower DQ mask enable
: Upper DQ mask enable
: Supply voltage
: Ground
: Supply voltage for DQ
: Ground for DQ
CC
CC
CC
Q
Q
Q
Q
: No connection
2M words
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
Data Sheet E0344N10 (Ver. 1.0)
54-pin Plastic TSOP (II)
16 bits
4 banks
Note A0 to A11 : Row address inputs
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
A0 to A8 : Column address inputs
Vss
DQ15
VssQ
DQ14
DQ13
VccQ
DQ12
DQ11
VssQ
DQ10
DQ9
VccQ
DQ8
Vss
NC
UDQM
CLK
CKE
NC
A11
A9
A8
A7
A6
A5
A4
Vss
PD45128163

Related parts for UPD45128163-A75L