LPC2925FBD100,551 NXP Semiconductors, LPC2925FBD100,551 Datasheet - Page 83

IC ARM9 MCU FLASH 512KB 100-LQFP

LPC2925FBD100,551

Manufacturer Part Number
LPC2925FBD100,551
Description
IC ARM9 MCU FLASH 512KB 100-LQFP
Manufacturer
NXP Semiconductors
Series
LPC2900r
Datasheet

Specifications of LPC2925FBD100,551

Core Processor
ARM9
Core Size
32-Bit
Speed
125MHz
Connectivity
CAN, I²C, LIN, SPI, UART/USART, USB
Peripherals
DMA, POR, PWM, WDT
Number Of I /o
60
Program Memory Size
512KB (512K x 8)
Program Memory Type
FLASH
Eeprom Size
16K x 8
Ram Size
40K x 8
Voltage - Supply (vcc/vdd)
1.71 V ~ 3.6 V
Data Converters
A/D 16x8b
Oscillator Type
Internal
Operating Temperature
-40°C ~ 85°C
Package / Case
100-LQFP
Processor Series
LPC29
Core
ARM968E-S
3rd Party Development Tools
MDK-ARM, RL-ARM, ULINK2
Lead Free Status / RoHS Status
Lead free / RoHS Compliant
Other names
935287116551

Available stocks

Company
Part Number
Manufacturer
Quantity
Price
Part Number:
LPC2925FBD100,551
Manufacturer:
NXP Semiconductors
Quantity:
10 000
NXP Semiconductors
18. Contents
1
2
3
3.1
4
5
5.1
5.2
5.2.1
5.2.2
6
6.1
6.2
6.3
6.4
6.5
6.6
6.6.1
6.6.2
6.6.3
6.6.3.1
6.6.4
6.7
6.7.1
6.7.2
6.8
6.8.1
6.8.2
6.8.3
6.8.4
6.8.5
6.8.6
6.9
6.9.1
6.9.2
6.10
6.10.1
6.10.2
6.10.3
6.11
6.11.1
6.11.2
6.11.3
6.11.4
6.11.4.1
6.12
LPC2921_23_25_3
Product data sheet
General description . . . . . . . . . . . . . . . . . . . . . . 1
Features and benefits . . . . . . . . . . . . . . . . . . . . 1
Ordering information . . . . . . . . . . . . . . . . . . . . . 3
Block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . 4
Pinning information . . . . . . . . . . . . . . . . . . . . . . 5
Functional description . . . . . . . . . . . . . . . . . . . 9
Reset, debug, test, and power description . . . 12
Reset and power-up behavior . . . . . . . . . . . . 12
IEEE 1149.1 interface pins (JTAG boundary-scan
test). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
Base clock and branch clock relationship. . . . 14
General Purpose DMA (GPDMA) controller . . 20
DMA support for peripherals. . . . . . . . . . . . . . 20
General subsystem. . . . . . . . . . . . . . . . . . . . . 22
Ordering options . . . . . . . . . . . . . . . . . . . . . . . . 3
Pinning . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5
Pin description . . . . . . . . . . . . . . . . . . . . . . . . . 5
General description . . . . . . . . . . . . . . . . . . . . . 5
LQFP100 pin assignment . . . . . . . . . . . . . . . . . 5
Architectural overview . . . . . . . . . . . . . . . . . . . 9
ARM968E-S processor . . . . . . . . . . . . . . . . . . . 9
On-chip flash memory system . . . . . . . . . . . . 10
On-chip static RAM. . . . . . . . . . . . . . . . . . . . . 10
Memory map. . . . . . . . . . . . . . . . . . . . . . . . . . 11
Reset strategy . . . . . . . . . . . . . . . . . . . . . . . . 12
ETM/ETB . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
Power supply pins . . . . . . . . . . . . . . . . . . . . . 13
Clocking strategy . . . . . . . . . . . . . . . . . . . . . . 13
Clock architecture . . . . . . . . . . . . . . . . . . . . . . 13
Flash memory controller . . . . . . . . . . . . . . . . . 17
Functional description. . . . . . . . . . . . . . . . . . . 17
Flash layout . . . . . . . . . . . . . . . . . . . . . . . . . . 18
Flash bridge wait-states . . . . . . . . . . . . . . . . . 19
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 19
Clock description . . . . . . . . . . . . . . . . . . . . . . 19
EEPROM . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
Clock description . . . . . . . . . . . . . . . . . . . . . . 20
USB interface . . . . . . . . . . . . . . . . . . . . . . . . . 20
USB device controller . . . . . . . . . . . . . . . . . . . 20
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 21
Clock description . . . . . . . . . . . . . . . . . . . . . . 21
General subsystem clock description . . . . . . . 22
Chip and feature identification . . . . . . . . . . . . 22
System Control Unit (SCU). . . . . . . . . . . . . . . 22
Event router . . . . . . . . . . . . . . . . . . . . . . . . . . 22
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 23
Peripheral subsystem . . . . . . . . . . . . . . . . . . . 23
All information provided in this document is subject to legal disclaimers.
Rev. 03 — 14 April 2010
6.12.1
6.12.2
6.12.2.1
6.12.2.2
6.12.3
6.12.3.1
6.12.3.2
6.12.4
6.12.4.1
6.12.4.2
6.12.5
6.12.5.1
6.12.5.2
6.12.5.3
6.12.6
6.12.6.1
6.12.6.2
6.12.6.3
6.13
6.13.1
6.13.1.1
6.13.1.2
6.13.2
6.13.2.1
6.13.3
6.13.3.1
6.14
6.14.1
6.14.2
6.14.3
6.14.4
6.14.4.1
6.14.4.2
6.14.4.3
6.14.5
6.14.5.1
6.14.5.2
6.14.5.3
6.14.5.4
6.14.5.5
6.14.6
6.14.6.1
6.14.6.2
6.14.7
6.14.7.1
6.14.7.2
ARM9 microcontroller with CAN, LIN, and USB
Peripheral subsystem clock description. . . . . 23
Watchdog timer . . . . . . . . . . . . . . . . . . . . . . . 23
Functional description . . . . . . . . . . . . . . . . . . 24
Clock description . . . . . . . . . . . . . . . . . . . . . . 24
Timer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 25
Clock description . . . . . . . . . . . . . . . . . . . . . . 25
UARTs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 26
Clock description . . . . . . . . . . . . . . . . . . . . . . 26
Serial Peripheral Interface (SPI) . . . . . . . . . . 26
Functional description . . . . . . . . . . . . . . . . . . 27
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 27
Clock description . . . . . . . . . . . . . . . . . . . . . . 28
General-purpose I/O . . . . . . . . . . . . . . . . . . . 28
Functional description . . . . . . . . . . . . . . . . . . 28
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 28
Clock description . . . . . . . . . . . . . . . . . . . . . . 29
Networking subsystem. . . . . . . . . . . . . . . . . . 29
CAN gateway . . . . . . . . . . . . . . . . . . . . . . . . . 29
Global acceptance filter . . . . . . . . . . . . . . . . . 29
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 29
LIN . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 30
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 30
I
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 31
Modulation and Sampling Control SubSystem
(MSCSS) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
Functional description . . . . . . . . . . . . . . . . . . 31
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 33
Clock description . . . . . . . . . . . . . . . . . . . . . . 34
Analog-to-digital converter . . . . . . . . . . . . . . . 34
Functional description . . . . . . . . . . . . . . . . . . 34
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 35
Clock description . . . . . . . . . . . . . . . . . . . . . . 36
Pulse Width Modulator (PWM). . . . . . . . . . . . 36
Functional description . . . . . . . . . . . . . . . . . . 36
Synchronizing the PWM counters . . . . . . . . . 37
Master and slave mode . . . . . . . . . . . . . . . . . 38
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 38
Clock description . . . . . . . . . . . . . . . . . . . . . . 38
Timers in the MSCSS. . . . . . . . . . . . . . . . . . . 38
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 39
Clock description . . . . . . . . . . . . . . . . . . . . . . 39
Quadrature Encoder Interface (QEI) . . . . . . . 39
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 40
Clock description . . . . . . . . . . . . . . . . . . . . . . 40
2
C-bus serial I/O controllers . . . . . . . . . . . . . 30
LPC2921/2923/2925
© NXP B.V. 2010. All rights reserved.
continued >>
83 of 84

Related parts for LPC2925FBD100,551