PEB 4364 T V1.2 Infineon Technologies, PEB 4364 T V1.2 Datasheet - Page 10

no-image

PEB 4364 T V1.2

Manufacturer Part Number
PEB 4364 T V1.2
Description
IC SLIC VOICE ACCESS PDSO-36
Manufacturer
Infineon Technologies
Series
DuSLICr
Datasheet

Specifications of PEB 4364 T V1.2

Function
Dual Channel Subscriber Line Interface Circuit (DuSLIC)
Interface
IOM-2, PCM
Number Of Circuits
2
Voltage - Supply
3.3 V ~ 5 V
Current - Supply
105mA
Operating Temperature
-40°C ~ 85°C
Mounting Type
Surface Mount
Package / Case
36-PDSO
Includes
DTMF Generator and Decoder, Line Echo Cancellation (LEC), Teletax (TTX) Generation, Universal Tone Detection (UTD)
Lead Free Status / RoHS Status
Lead free / RoHS Compliant
Power (watts)
-
Other names
PEB4364TV1.2XT
SP000007728
Table of Contents
6.1.3
6.1.4
6.1.5
6.1.6
6.2
6.3
6.4
6.4.1
6.4.2
6.4.3
6.4.3.1
6.4.3.2
6.4.4
6.4.5
6.4.5.1
6.4.5.2
7
7.1
7.1.1
7.1.2
7.2
7.2.1
7.3
8
9
10
Preliminary Data Sheet
DC Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 341
DuSLIC Power Up . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 342
DuSLIC Timing Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 342
Application Circuits . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 352
Internal Ringing (Balanced/Unbalanced) . . . . . . . . . . . . . . . . . . . . . . . . . 352
External Unbalanced Ringing with DuSLIC-E/-E2/-S/-S2/-P . . . . . . . . . . 356
DuSLIC Layout Recommendations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 361
Package Outlines . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 363
Terminology . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 369
Index . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 371
Group Delay . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 336
Out-of-Band Signals at Analog Output (Receive) . . . . . . . . . . . . . . . . 336
Out-of-Band Signals at Analog Input (Transmit) . . . . . . . . . . . . . . . . . 338
Total Distortion Measured with Sine Wave . . . . . . . . . . . . . . . . . . . . . 339
Input/Output Waveform for AC Tests . . . . . . . . . . . . . . . . . . . . . . . . . . 342
MCLK/FSC Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 343
PCM Interface Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 344
Microcontroller Interface Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 348
IOM-2 Interface Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 349
Circuit Diagrams Internal Ringing (Balanced & Unbalanced) . . . . . . . 353
Bill of Materials . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 355
Circuit Diagrams External Unbalanced Ringing . . . . . . . . . . . . . . . . . . 357
Single-Clocking Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 344
Double-Clocking Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 346
Single-Clocking Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 349
Double-Clocking Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 351
10
DS3, 2003-07-11
DuSLIC
Page

Related parts for PEB 4364 T V1.2