PEB 4364 T V1.2 Infineon Technologies, PEB 4364 T V1.2 Datasheet - Page 8

no-image

PEB 4364 T V1.2

Manufacturer Part Number
PEB 4364 T V1.2
Description
IC SLIC VOICE ACCESS PDSO-36
Manufacturer
Infineon Technologies
Series
DuSLICr
Datasheet

Specifications of PEB 4364 T V1.2

Function
Dual Channel Subscriber Line Interface Circuit (DuSLIC)
Interface
IOM-2, PCM
Number Of Circuits
2
Voltage - Supply
3.3 V ~ 5 V
Current - Supply
105mA
Operating Temperature
-40°C ~ 85°C
Mounting Type
Surface Mount
Package / Case
36-PDSO
Includes
DTMF Generator and Decoder, Line Echo Cancellation (LEC), Teletax (TTX) Generation, Universal Tone Detection (UTD)
Lead Free Status / RoHS Status
Lead free / RoHS Compliant
Power (watts)
-
Other names
PEB4364TV1.2XT
SP000007728
Table of Contents
2.8.6
2.9
2.10
2.10.1
2.11
3
3.1
3.2
3.3
3.4
3.5
3.5.1
3.5.2
3.6
3.6.1
3.7
3.7.1
3.7.2
3.7.2.1
3.7.2.2
3.7.2.3
3.8
3.8.1
3.8.1.1
3.8.1.2
3.8.2
3.8.2.1
3.8.2.2
3.8.2.3
3.8.2.4
3.8.2.5
3.8.2.6
3.8.2.7
3.8.2.8
3.8.2.9
3.8.2.10
3.8.2.11
3.8.2.12
3.8.2.13
3.9
3.9.1
3.9.2
Preliminary Data Sheet
Message Waiting Indication in DuSLIC-E/-E2/-P . . . . . . . . . . . . . . . . . . . . 67
Three-party Conferencing in DuSLIC-E/-E2/-P . . . . . . . . . . . . . . . . . . . . . 68
16 kHz Mode on PCM Highways . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71
Operational Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 74
Overview of all DuSLIC Operating Modes . . . . . . . . . . . . . . . . . . . . . . . . . 74
Operating Modes for the DuSLIC-S/-S2/-SE/-SE2 Chip Set . . . . . . . . . . . 78
Operating Modes for the DuSLIC-E/-E2/-ES/-ES2 Chip Set . . . . . . . . . . . 80
Operating Modes for the DuSLIC-P Chip Set . . . . . . . . . . . . . . . . . . . . . . 82
Reset Mode and Reset Behavior . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 84
Interrupt Handling . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 88
Integrated Test and Diagnostic Functions (ITDF) . . . . . . . . . . . . . . . . . . . 94
Signal Path and Test Loops . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 119
Power Management and Operating Modes . . . . . . . . . . . . . . . . . . . . . . . 90
MIPS Requirements for EDSP Capabilities . . . . . . . . . . . . . . . . . . . . . . 66
Conferencing Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 69
Hardware and Power On Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 84
Software Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 86
Recommended Procedure for Reading the Interrupt Registers . . . . . . . 88
SLICOFI-2x Power Dissipation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91
SLIC Power Dissipation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 94
Diagnostics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 95
AC Test Loops . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 119
DC Test Loops . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 121
Power Down Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91
Ringing Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 93
Line Test Capabilities . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 95
Loop Resistance Measurements . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
Active Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 92
Conventional Line Testing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 94
DuSLIC Line Testing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 94
Integrated Signal Sources . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 95
Result Register Data Format . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 97
Using the Level Metering Integrator . . . . . . . . . . . . . . . . . . . . . . . . . . 97
DC Level Metering . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 100
AC Level Meter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 105
Level Meter Threshold . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 108
Current Offset Error Compensation . . . . . . . . . . . . . . . . . . . . . . . . . 110
Line Resistance Tip/GND and Ring/GND . . . . . . . . . . . . . . . . . . . . 113
Capacitance Measurements . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 113
Line Capacitance Measurements Ring and Tip to GND . . . . . . . . . 116
Foreign- and Ring Voltage Measurements . . . . . . . . . . . . . . . . . . . 116
8
DS3, 2003-07-11
DuSLIC
Page

Related parts for PEB 4364 T V1.2