PEF 20954 HT V1.1 Infineon Technologies, PEF 20954 HT V1.1 Datasheet - Page 9

no-image

PEF 20954 HT V1.1

Manufacturer Part Number
PEF 20954 HT V1.1
Description
IC ECHO CANCELLER DGTL TQFP144
Manufacturer
Infineon Technologies
Datasheet

Specifications of PEF 20954 HT V1.1

Function
Smart Integrated Digital Echo Canceller (SIDEC)
Interface
PCM, Serial, UCC
Number Of Circuits
1
Voltage - Supply
3 V ~ 3.6 V
Current - Supply
350mA
Power (watts)
900mW
Operating Temperature
0°C ~ 70°C
Mounting Type
Surface Mount
Package / Case
144-LFQFP
Includes
Double Talk Detection
Lead Free Status / RoHS Status
Contains lead / RoHS non-compliant
Other names
PEF20954HTV1.1
SP000007505
List of Tables
Table 1
Table 2
Table 3
Table 4
Table 5
Table 6
Table 7
Table 8
Table 9
Table 10
Table 11
Table 12
Table 13
Table 14
Table 15
Table 16
Table 17
Table 18
Table 19
Table 20
Table 21
Table 22
Table 23
Table 24
Table 25
Table 26
Table 27
Table 28
Table 29
Table 30
Table 31
Table 32
Table 33
Table 34
Table 35
Table 36
Table 37
Table 38
Table 39
Table 40
Table 41
Table 42
Data Sheet
Ordering Information . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14
General Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
Synchronization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
Microprocessor Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Microcontroller Port Extension . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
Processor Watchdog Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
Speech Highways . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
UCC Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
Speech Highway Control Signals for CAS in T1 Systems . . . . . . . . . . 28
Channelwise Serial Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
Test Interface for Boundary Scan according to IEEE 1149.1 . . . . . . . 30
Test Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 30
Power Supply . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
Unused Pins. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
General Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Synchronization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Microprocessor Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34
Microcontroller Port Extension . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 35
Processor Watchdog Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 36
Speech Highways . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 36
UCC Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
Speech Highway Control Signals for CAS in T1 Systems . . . . . . . . . . 38
Channelwise Serial Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
Test Interface for Boundary Scan according to IEEE 1149.1 . . . . . . . 40
Test Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
Power Supply . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
Unused Pins. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
Filter Parameter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 70
Filter coefficient adaptation speed adjustment. . . . . . . . . . . . . . . . . . . 70
Coefficient damping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71
Auxiliary coefficient supervision . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71
Sinusoidal (non-voice) signal protection . . . . . . . . . . . . . . . . . . . . . . . 72
Overcompensation protection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 74
Background noise measurement . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 75
Background noise insertion . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 76
SGMOD1/0 Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 100
AFI Coefficients to Absolute Linear Value Conversion . . . . . . . . . . . 121
Conversion of Monitor Register Values to dBm0 Values . . . . . . . . . . 123
Clock Timing Characteristics (preliminary). . . . . . . . . . . . . . . . . . . . . 132
Periods of Clock Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 133
PCM Signal Timing and Frame Characteristics (preliminary) . . . . . . 136
Characteristics of Timing of SYNCI and SYNCO (preliminary) . . . . . 138
9
Rev. 2, 2004-07-28
PEB 20954
PEF 20954
Page

Related parts for PEF 20954 HT V1.1