LPC1114FHN33/203,5 NXP Semiconductors, LPC1114FHN33/203,5 Datasheet - Page 527

no-image

LPC1114FHN33/203,5

Manufacturer Part Number
LPC1114FHN33/203,5
Description
ARM Microcontrollers - MCU Cortex-M0 32 kB Fl 8 kB SRAM
Manufacturer
NXP Semiconductors
Datasheet

Specifications of LPC1114FHN33/203,5

Rohs
yes
Core
ARM Cortex M0
Processor Series
LPC1114
Data Bus Width
32 bit
Maximum Clock Frequency
50 MHz
Program Memory Size
32 KB
Data Ram Size
8 KB
On-chip Adc
Yes
Operating Supply Voltage
1.8 V to 3.6 V
Operating Temperature Range
- 65 C to + 150 C
Package / Case
HVQFN-33
Mounting Style
SMD/SMT
Factory Pack Quantity
260
NXP Semiconductors
Chapter 4: LPC111x/LPC11Cxx Power Monitor Unit (PMU)
4.1
4.2
4.3
Chapter 5: LPC111x/LPC11Cxx Power profiles
5.1
5.2
5.3
5.4
5.5
5.5.1
5.5.1.1
5.5.1.2
5.5.1.3
5.5.1.4
5.5.1.4.1 Invalid frequency (device maximum clock rate
5.5.1.4.2 Invalid frequency selection (system clock divider
5.5.1.4.3 Exact solution cannot be found (PLL). . . . . . . 60
Chapter 6: LPC111x/LPC11Cxx Nested Vectored Interrupt Controller (NVIC)
6.1
6.2
Chapter 7: LPC1100/LPC1100C/LPC1100L series: I/O configuration (IOCONFIG)
7.1
7.2
7.3
7.3.1
7.3.2
7.3.3
7.3.4
7.3.5
7.3.6
7.4
7.4.1
7.4.2
7.4.3
7.4.4
7.4.5
7.4.6
7.4.7
7.4.8
7.4.9
7.4.10
UM10398
User manual
How to read this chapter . . . . . . . . . . . . . . . . . 53
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . 53
Register description . . . . . . . . . . . . . . . . . . . . 53
How to read this chapter . . . . . . . . . . . . . . . . . 56
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 56
Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . 56
Definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . . 57
Clocking routine . . . . . . . . . . . . . . . . . . . . . . . 57
How to read this chapter . . . . . . . . . . . . . . . . . 64
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . 64
How to read this chapter . . . . . . . . . . . . . . . . . 66
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 66
General description . . . . . . . . . . . . . . . . . . . . . 67
Register description . . . . . . . . . . . . . . . . . . . . 69
set_pll . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 57
Param0: system PLL input frequency and
Param1: expected system clock . . . . . . . . . . . 58
Param2: mode . . . . . . . . . . . . . . . . . . . . . . . . 58
Param3: system PLL lock time-out . . . . . . . . . 59
Code examples. . . . . . . . . . . . . . . . . . . . . . . . 59
exceeded) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
restrictions) . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
Pin configuration . . . . . . . . . . . . . . . . . . . . . . . .66
C_CAN pins . . . . . . . . . . . . . . . . . . . . . . . . . . .66
Pseudo open-drain function . . . . . . . . . . . . . . .66
Pull-up level . . . . . . . . . . . . . . . . . . . . . . . . . . .66
Pin function. . . . . . . . . . . . . . . . . . . . . . . . . . . 67
Pin mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
Hysteresis . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
A/D-mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
I
Open-drain Mode . . . . . . . . . . . . . . . . . . . . . . 69
IOCON_PIO2_6 . . . . . . . . . . . . . . . . . . . . . . . 72
IOCON_PIO2_0 . . . . . . . . . . . . . . . . . . . . . . . 73
IOCON_PIO_RESET_PIO0_0 . . . . . . . . . . . . 73
IOCON_PIO0_1 . . . . . . . . . . . . . . . . . . . . . . . 74
IOCON_PIO1_8 . . . . . . . . . . . . . . . . . . . . . . . 75
IOCON_PIO0_2 . . . . . . . . . . . . . . . . . . . . . . . 75
IOCON_PIO2_7 . . . . . . . . . . . . . . . . . . . . . . . 76
IOCON_PIO2_8 . . . . . . . . . . . . . . . . . . . . . . . 76
IOCON_PIO2_1 . . . . . . . . . . . . . . . . . . . . . . . 77
IOCON_PIO0_3 . . . . . . . . . . . . . . . . . . . . . . . 78
2
C mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
All information provided in this document is subject to legal disclaimers.
Rev. 12 — 24 September 2012
4.3.1
4.3.2
4.3.3
4.4
5.5.1.4.4 System clock less than or equal to the expected
5.5.1.4.5 System clock greater than or equal to the
5.5.1.4.6 System clock approximately equal to the expected
5.6
5.6.1
5.6.1.1
5.6.1.2
5.6.1.3
5.6.1.4
5.6.1.4.1 Invalid frequency (device maximum clock rate
5.6.1.4.2 An applicable power setup. . . . . . . . . . . . . . . 63
6.3
6.4
7.4.11
7.4.12
7.4.13
7.4.14
7.4.15
7.4.16
7.4.17
7.4.18
7.4.19
7.4.20
7.4.21
7.4.22
7.4.23
7.4.24
7.4.25
7.4.26
7.4.27
7.4.28
7.4.29
7.4.30
7.4.31
7.4.32
7.4.33
7.4.34
7.4.35
Functional description . . . . . . . . . . . . . . . . . . 55
Power routine . . . . . . . . . . . . . . . . . . . . . . . . . 61
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 64
Interrupt sources. . . . . . . . . . . . . . . . . . . . . . . 64
Power control register . . . . . . . . . . . . . . . . . . 53
General purpose registers 0 to 3 . . . . . . . . . 54
General purpose register 4 . . . . . . . . . . . . . . 54
value . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
expected value. . . . . . . . . . . . . . . . . . . . . . . . 60
value . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
set_power . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
Param0: main clock . . . . . . . . . . . . . . . . . . . . 62
Param1: mode . . . . . . . . . . . . . . . . . . . . . . . . 62
Param2: system clock . . . . . . . . . . . . . . . . . . 62
Code examples . . . . . . . . . . . . . . . . . . . . . . . 63
exceeded) . . . . . . . . . . . . . . . . . . . . . . . . . . . 63
IOCON_PIO0_4 . . . . . . . . . . . . . . . . . . . . . . . 78
IOCON_PIO0_5 . . . . . . . . . . . . . . . . . . . . . . . 79
IOCON_PIO1_9 . . . . . . . . . . . . . . . . . . . . . . . 79
IOCON_PIO3_4 . . . . . . . . . . . . . . . . . . . . . . . 79
IOCON_PIO2_4 . . . . . . . . . . . . . . . . . . . . . . . 80
IOCON_PIO2_5 . . . . . . . . . . . . . . . . . . . . . . . 81
IOCON_PIO3_5 . . . . . . . . . . . . . . . . . . . . . . . 81
IOCON_PIO0_6 . . . . . . . . . . . . . . . . . . . . . . . 82
IOCON_PIO0_7 . . . . . . . . . . . . . . . . . . . . . . . 82
IOCON_PIO2_9 . . . . . . . . . . . . . . . . . . . . . . . 83
IOCON_PIO2_10 . . . . . . . . . . . . . . . . . . . . . . 84
IOCON_PIO2_2 . . . . . . . . . . . . . . . . . . . . . . . 84
IOCON_PIO0_8 . . . . . . . . . . . . . . . . . . . . . . . 85
IOCON_PIO0_9 . . . . . . . . . . . . . . . . . . . . . . . 85
IOCON_SWCLK_PIO0_10 . . . . . . . . . . . . . . 86
IOCON_PIO1_10 . . . . . . . . . . . . . . . . . . . . . . 87
IOCON_PIO2_11 . . . . . . . . . . . . . . . . . . . . . . 87
IOCON_R_PIO0_11. . . . . . . . . . . . . . . . . . . . 88
IOCON_R_PIO1_0 . . . . . . . . . . . . . . . . . . . . 89
IOCON_R_PIO1_1 . . . . . . . . . . . . . . . . . . . . 89
IOCON_R_PIO1_2 . . . . . . . . . . . . . . . . . . . . 90
IOCON_PIO3_0 . . . . . . . . . . . . . . . . . . . . . . . 91
IOCON_PIO3_1 . . . . . . . . . . . . . . . . . . . . . . . 91
IOCON_PIO2_3 . . . . . . . . . . . . . . . . . . . . . . . 92
IOCON_SWDIO_PIO1_3. . . . . . . . . . . . . . . . 93
Chapter 29: Supplementary information
UM10398
© NXP B.V. 2012. All rights reserved.
527 of 538

Related parts for LPC1114FHN33/203,5