MC68HC708AS48 FREESCALE [Freescale Semiconductor, Inc], MC68HC708AS48 Datasheet - Page 8

no-image

MC68HC708AS48

Manufacturer Part Number
MC68HC708AS48
Description
Advance Information
Manufacturer
FREESCALE [Freescale Semiconductor, Inc]
Datasheet
Table of Contents
Table of Contents
8
8.5
8.5.1
8.5.2
8.5.3
8.5.4
8.5.5
8.5.6
8.5.7
8.5.8
8.6
8.6.1
8.6.2
8.6.3
8.7
8.8
8.8.1
8.8.2
8.9
8.10
8.10.1
8.10.2
8.10.3
8.10.4
9.1
9.2
9.3
9.3.1
9.3.2
9.3.3
9.4
9.4.1
9.4.2
9.4.2.1
9.4.2.2
9.4.2.3
I/O Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .109
CGM Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .111
Special Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .118
CGM During Break Interrupts . . . . . . . . . . . . . . . . . . . . . . . . .119
Acquisition/Lock Time Specifications . . . . . . . . . . . . . . . . . . .119
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .125
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .126
SIM Bus Clock Control and Generation . . . . . . . . . . . . . . . . .129
Reset and System Initialization. . . . . . . . . . . . . . . . . . . . . . . .130
Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .117
Section 9. System Integration Module (SIM)
Crystal Amplifier Input Pin (OSC1) . . . . . . . . . . . . . . . . . .109
Crystal Amplifier Output Pin (OSC2) . . . . . . . . . . . . . . . . .109
External Filter Capacitor Pin (CGMXFC). . . . . . . . . . . . . .109
Analog Power Pin (V
Oscillator Enable Signal (SIMOSCEN) . . . . . . . . . . . . . . .110
Crystal Output Frequency Signal (CGMXCLK) . . . . . . . . .110
CGM Base Clock Output (CGMOUT) . . . . . . . . . . . . . . . .110
CGM CPU Interrupt (CGMINT) . . . . . . . . . . . . . . . . . . . . .110
PLL Control Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . .112
PLL Bandwidth Control Register . . . . . . . . . . . . . . . . . . . .114
PLL Programming Register . . . . . . . . . . . . . . . . . . . . . . . .116
Wait Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .118
Stop Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .118
Acquisition/Lock Time Definitions . . . . . . . . . . . . . . . . . . .119
Parametric Influences on Reaction Time . . . . . . . . . . . . .121
Choosing a Filter Capacitor. . . . . . . . . . . . . . . . . . . . . . . .122
Reaction Time Calculation . . . . . . . . . . . . . . . . . . . . . . . .123
Bus Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .129
Clock Startup from POR or LVI Reset. . . . . . . . . . . . . . . .129
Clocks in Stop Mode and Wait Mode . . . . . . . . . . . . . . . .130
External Pin Reset. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .131
Active Resets from Internal Sources . . . . . . . . . . . . . . . . .132
Power-On Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .133
Computer Operating Properly (COP) Reset . . . . . . . . .134
Illegal Opcode Reset. . . . . . . . . . . . . . . . . . . . . . . . . . .134
Table of Contents
DDA
/V
DDAREF
). . . . . . . . . . . . . . . . . .110
MC68HC708AS48
MOTOROLA
Rev. 4.0

Related parts for MC68HC708AS48